第2章TMS320C54x的硬件结构终稿.ppt

  1. 1、本文档共162页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第2章 TMS320C54x的硬件结构 知识要点: 引脚功能、内外部总线结构、CPU结构、内部存储器结构、片内外设电路、系统控制等。 2.1 C54x的基本结构 TMS320C54x是TI公司为实现低功耗、高速实时信号处理而专门设计的16 位定点数字信号处理器,采用改进的哈佛结构,具有高度的操作灵活性和运行速度,适应于远程通信等实时嵌入式应用的需要。 TMS320C54x具有的主要优点如下: ① 围绕1组程序总线、3组数据总线和4组地址总线而建立的改进哈佛结构,提高了系统的多功能性和操作的灵活性。 ② 具有高度并行性和专用硬件逻辑的CPU设计,提高了芯片的性能。 ③ 具有完善的寻址方式和高度专业化指令系统,更适应于快速算法的实现和高级语言编程的优化。 ④ 模块化结构设计,使派生器件得到了更快的发展。 ⑤ 采用先进的IC制造工艺,降低了芯片的功耗,提高了芯片的性能。 ⑥ 采用先进的静态设计技术,进一步降低了功耗,提高芯片性能 TMS320C54x系列DSP芯片内部结构由10部分组成如下图所示。 各部分功能如下: ① 中央处理器(CPU) 它是DSP芯片的核心。采用流水线指令执行结构和相应的并行处理结构,可在一个周期内对数据进行高速的算术运算和逻辑运算。 ② 内部总线结构 有8组16位总线,可在一个指令周期内产生两个数据存储地址,实现流水线并行数据处理。 ③ 特殊功能寄存器 ’C54x系列有26个特殊功能寄存器,用来对片内各功能模块进行管理、控制、监视。它们位于具有特殊功能的RAM区。 ④ 数据存储器RAM ⑴双寻址RAM:在一个指令周期内,可对其进行两次存取操作,一次读出和一次写入。 ⑵单寻址RAM:在一个指令周期内,只能进行一次存取操作。 ⑤ 程序存储器 ROM 不同的’C54x器件ROM的容量配置不同。程序存储器可由ROM和RAM配置而成。 ⑥ I/O口(扩展功能) ’C54x系列芯片只有两个通用I/O引脚。BIO主要用来监视外部设备工作状态,XF用来发信号给外部设备。配有HPI和同步串行口和64K字I/O空间, HPI和同步串行口可以通过配置 ,用作通用I/O使用。 ⑦ 串行口 串行口功能不同,可分为4种:单通道同步串行口SP、带缓冲器单通道同步串行口BSP、并行带缓冲器多通道同步串行口McBSP及时分多通道带缓冲器串行口TMD。 ⑧ 主机接口HPI HPI是一个与主机通信的并行接口,主要用于DSP与其他总线或CPU进行通信。信息可通过’C54x的片内存储器与主机进行数据交换。分为8位标准HPI接口、8位增强型HPI接口、16位增强型HPI接口。 ⑨ 定时器 定时器是一个软件可编程的计数器,用来产生定时中断。可通过设置特定的状态来控制定时器的停止、恢复、复位和禁止。 ⑩ 中断系统 ’C54x的中断系统具有硬件中断和软件中断。 硬件中断:由外围设备信号引起的中断。分为: 片外外设引起的硬件中断、片内外设所引起的硬件中断。 软件中断:由程序指令(INTR、TRAP和RESET)所引起的中断。 中断管理的优先级为11~16个固定级,有4种工作方式。 2.2 C54x的主要特性和外部引脚 2.2.1 C54x的主要特性 1. CPU ① 采用先进的多总线结构 ② 40位算术逻辑运算单元ALU ③ 17×17位并行乘法器,与40位专用加法器相连,可用于进行非流水线的单周期乘法-累加运算 ④ 比较、选择、存储单元,可用于Viterbi译码器的加法-比较-选择运算 ⑤ 指数编码器,单周期内计算40位累加器的指数 ⑥ 有两个地址生成器,包括8个辅助寄存器和2个辅助寄存器算术运算单元

文档评论(0)

1112111 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档