EDA实践教学教案.doc-长春工业大学工程训练中心.doc

EDA实践教学教案.doc-长春工业大学工程训练中心.doc

  1. 1、本文档共20页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
长春工业大学工程训练课程教案 教师姓名 赵世彧 实训项目名称 EDA概述 时 间 30分 地 点 工程训练中心320室 讲 授 内 容 一、教学目的及要求 1、了解EDA基本常识 2、掌握EDA技术常用语 3、了解VHDL语言的历史和现状 二、教学重点: 1、EDA的含义 2、ASIC特点 3、CPLD特点 4、FPGA特点 5、VHDL简介 三、教学难点: 1、理解EDA的具体含义 2、CPLD和FPGA的主要区别 四、教学内容: 长春工业大学工程训练课程教案 教师姓名 赵世彧 实训项目名称 EDA概述 时 间 30分 地 点 工程训练中心320室 讲 授 内 容 前言 电工电子实习,主要目的是锻炼大家在比较短的时间内掌握新知识、新技能的能力。对于电、近电专业与非电专业、理工科与近文科的同学,起点基本上是一致的,区别仅在于今后的工作中接触这类知识机会的多少。对于非电专业,尤其是近文科专业的同学来说,电工电子实习是大家开阔视野、丰富阅历、增强创新意识的良机。 在电工电子实习过程中,实习指导教师仅仅系统地讲授一些涉及到的知识,是否能取得良好成绩,基本上取决于各位同学自身综合素质的体现。只要同学们勤奋、认真地进行练习,在注意安全、遵守操作规程的前提下大胆实践,相信每位同学都将获得满意的成绩。 概述 一、什么是EDA EDA(Electronic Design Automation),直译为电子设计自动化,是指利用计算机完成电子系统的设计。EDA技术是以计算机和微电子技术为先导,汇集了计算机图形学、拓扑、逻辑学、微电子工艺与结构以及计算数学等多种计算机应用学科最新成果的先进技术。 EDA技术以计算机为工具,代替人完成数字系统的逻辑综合、布局布线和设计仿真等工作。设计人员只需要完成对系统功能的描述,就可以由计算机软件进行处理,得到设计结果,而且修改设计如同修改软件一样方便,可以极大地提高设计效率。 二、ASIC、CPLD、FPGA简介 1. ASIC简介 ASIC(Application Specific Integrated Circuit 特定用途集成电路)EDA概述 时 间 30分 地 点 工程训练中心320室 讲 授 内 容 全定制设计需要设计者完成所有电路的设计,因此需要大量人力物力,灵活性好但开发效率低下。如果设计较为理想,全定制能够比半定制的ASIC芯片运行速度更快。半定制使用库里的标准逻辑单元(Standard Cell),设计时可以从标准逻辑单元库中选择SSI(门电路)、MSI(如加法器、比较器等)、数据通路(如ALU、存储器、总线等)、存储器甚至系统级模块(如乘法器、微控制器等)和IP核,这些逻辑单元已经布局完毕,而且设计得较为可靠,设计者可以较方便地完成系统设计。现代ASIC常包含整个32-bit处理器,类似ROM、RAM、EEPROM、Flash存储单元和其他模块这样的ASIC常被称为SoC(片上系统)。是从PAL和GAL器件发展出来的器件,规模大,结构复杂,属于大规模集成电路范围。是一种用户根据各自需要而自行构造逻辑功能的数字集成电路。其基本设计方法是借助集成开发软件平台,用原理图、硬件描述语言等方法,生成相应的目标文件,通过下载电缆(“在系统”编程)将代码传送到目标芯片中,实现设计的数字系统。CPLD主要是由可编程逻辑宏单元(MC,Macro Cell)围绕中心的可编程互连矩阵单元组成。其中MC结构较复杂,并具有复杂的I/O单元互连结构,可由用户根据需要生成特定的电路结构,完成一定的功能。由于CPLD内部采用固定长度的金属线进行各逻辑块的互连,所以设计的逻辑电路具有时间可预测性,避免了分段式互连结构时序不完全预测的缺点。FPGA是ASIC的近亲,一般通过原理图、VHDL对数字系统建模,运用EDA软件EDA概述 时 间 30分 地 点 工程训练中心320室 讲 授 内 容 仿真、综合,生成基于一些标准库的网络表,配置到芯片即可使用。它与ASIC的区别是用户不需要介入芯片的布局布线和工艺问题,而且可以随时改变其逻辑功能,使用灵活。在目前的电子设计中,常使用硬件描述语言(Verilog 或 VHDL)所完成的电路设计,可以经过简单的综合与布局,烧录至 FPGA 上进行测试。当测试完成后,再制作ASIC。CPLD和FPGA的主要区别是他们的系统结构。CPLD是一个有点限制性的结构这个结构由一个或者多个可编辑的结之和的逻辑组列和一些相对少量的锁定的寄存器。这样的结是缺乏编辑灵活性,但是却有可以预计的延迟时间和逻辑单元对连接单元高比率的优点。而

您可能关注的文档

文档评论(0)

youbika + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档