使用硬件描述语言的设计四位并行加法器.docVIP

使用硬件描述语言的设计四位并行加法器.doc

  1. 1、本文档共16页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
东华理工大学信息工程学院 课程设计报告 课程:计算机组成与体系结构 课程设计题目: 使用硬件描述语言设计四位并行加法器 学生姓名: 专 业:计算机科学与技术 班 级: 指导教师: 2013年 1 月 6 日 摘要 本课程设计是计算机科学与技术专业重要的实践性教学环节之一,是在学生学习完《计算机组成原理》课程后进行的一次全面的综合设计。目的是通过使用硬件描述语言设计四位并行加法器,加深对计算机组成原理课程内容的理解,建立起整机系统的概念,掌握计算机设计的基本方法,培养学生科学的工作作风和分析、解决实际问题的工作能力。 要求学生综合运用计算机组成原理、数字逻辑和ABEL硬件描述语言等相关课程的知识,理解和熟悉计算机系统的组成原理,掌握计算机主要功能部件的工作原理和设计方法,掌握并行加法器的原理及其设计方法,熟悉CPLD 应用设计及 EDA 软件的使用。本课程设计用硬件描述语言设计组合逻辑电路——4位并行加法器,并且通过软件进行电路的仿真,将仿真好的程序下载到实验箱中。 关键词:ABEL硬件描述语言, ispDesignEXPERT,四位并行加法器 目录 摘要 2 1 课程设计内容与要求 3 2 课程设计的实验设备 4 3课程设计的实验原理 4 4 TDN-CM++教学实验系统 5 5 ABEL硬件描述语言简介 6 6 ISP器件的编程软件介绍 7 7课程设计实验步骤 8 7.2建立新项目 8 7.3编辑源程序 9 7.4对源程序进行编译 11 7.5连接下载电缆 13 7.6将 JEDEC 文件下载到 ispLSI1032 13 7.7连接实验电路 13 7.8 验证所设计器件的逻辑功能 14 7.9 实验结果及问题 14 8课程设计的收获及体会 14 参考文献 15 1 课程设计内容与要求 内容: 熟悉可编程逻辑器件开发软件的开发环境,掌握用 硬件描述语言 设计的操作流程,最后用 硬件描述语言 设计组合逻辑电路—— 4 位加法器 ,并且通过软件进行电路的仿真,将仿真好的程序下载到实验箱中。 基本要求: 1 、掌握在 可编程逻辑器件开发软件的开发环境中 用 硬件描述语言设计数字电路 的 方法 2 、掌握用 硬件描述语言设计 4 位加法器的 方法 3 、 将编写好的 硬件描述语言 程序进行仿真并下载到可编程逻辑器件中去 2 课程设计的实验设备 1.TDN-CM+或 TDN-CM++教学实验系统一套。 2.PC 微机一台。 3课程设计的实验原理 本节实验使用大规模可编程逻辑器件 CPLD 来设计实现一个 4 位的并行进位加法器。传统的数字系统设计只能是通过设计电路板来实现系统功能,而采用可编程逻辑器件,则可以通过设计芯片来实现系统功能。从而有效地增强了设计的灵活性,提高了工作效率。并能够缩小系统体积,降低能耗,提高系统的性能和可靠性。 实验系统中采用的器件是 Lattice 公司的 ispLSI 1032 芯片,isp 是指芯片具有“在系统可编程功能”,这种功能可随时对系统进行逻辑重构和修改,而且只需要一条简单的编程电缆和一台 PC 计算机就可以完成器件的编程。 ispLSI1032 芯片的等效逻辑门为 6000 门,具有 128 个宏单元,192 个触发器和 64 个锁存器,其共有 84 个引脚,其中 64 个为 I/O 引脚。ispLSI1032 芯片的结构图如图 2.1-3 所示。 对该器件的逻辑系统设计是通过使用硬件描述语言或原理图输入来实现的,硬件描述语言有ABEL、VHDL等多种语言,本节实验是使用硬件描述语言来进行编程的。 下面用ABEL语言编程来实现上述加法器,该加法器采用并行进位,有两组四位加数A3~A0、B3~B0输入,四位本地和F3~F0 输出,一个低位进位C0输入及一个本地进位CY输出。 系统采用 ispDesignEXPERT 软件来对可编程逻辑器件ispLSI1032 进行编程设计实验。 ispDesignEXPERT 可采用原理图或硬件描述语言或这两种方法的混合输入共三种

文档评论(0)

jdy261842 + 关注
实名认证
文档贡献者

分享好文档!

1亿VIP精品文档

相关文档