- 1、本文档共18页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
《计算机接口技术》复习参考
第一部分 微机组成原理
1. 微机的结构
计算机的经典结构——冯.诺依曼结构
(1)计算机由运算器、控制器、输入设备和输出设备五大部分组成(运算器和控制器又称为CPU)
(2)数据和程序以二进制代码形式不加区分地存放在存储器,存放位置由地址指定,数制为二进制。
(3)控制器是根据存放在存储器中的指令序列来操作的,并由一个程序计数器控制指令的执行。
2. 系统总线的分类
(1)数据总线(Data Bus),它决定了处理器的字长。
(2)地址总线(Address Bus),它决定系统所能直接访问的存储器空间的容量。
(3)控制总线(Control Bus)
3. 8086微处理器
A. 8086内部数据总线的宽度是16位,外部数据总线宽度也是16位,片内包含有控制计算机所有功能的各种电路。8086地址总线的宽度为20位,有1MB(220)寻址空间。
B. 8086CPU由总线接口部件BIU和执行部件EU组成。
C. 寄存器结构
8086微处理器包含有13个16位的寄存器和9位标志位。
4个通用寄存器(AX,BX,CX,DX) 4个段寄存器(CS,DS,SS,ES)
4个指针和变址寄存器(SP,BP,SI,DI) 指令指针(IP)
① 通用寄存器
i. 8086含4个16位数据寄存器,它们又可分为8个8位寄存器,即:
??AX ?AH,AL BX?BH,BL CX?CH,CL DX?DH,DL
上述寄存器常用来存放参与运算的操作数或运算结果
ii. 数据寄存器特有的习惯用法
??AX:累加器。多用于存放中间运算结果。所有I/O指令必须都通过AX与接口传送信息;
??BX:基址寄存器。在间接寻址中用于存放基地址;
??CX:计数寄存器。用于在循环或串操作指令中存放循环次数或重复次数;
??DX:数据寄存器。32位乘除法运算时,存放高16位数;间接寻址的I/O指令中存放I/O端口地址。
② 指针和变址寄存器
??SP:堆栈指针寄存器,其内容为栈顶的偏移地址;
??BP:基址指针寄存器,常用于在访问内存时存放内存单元的偏移地址。
??SI:源变址寄存器
??DI:目标变址寄存器
变址寄存器常用于指令的间接寻址或变址寻址。
③ 段寄存器
CS:代码段寄存器,代码段用于存放指令代码
DS:数据段寄存器
ES:附加段寄存器,数据段和附加段用来存放操作数
SS:堆栈段寄存器,堆栈段用于存放返回地址,保存寄存器内容,传递参数
④ 指令指针(IP)
16位指令指针寄存器,其内容为下一条要执行的指令的偏移地址。
⑤ 标志寄存器
i. 状态标志
?进位标志位(CF):运算结果的最高位有进位或有借位,则CF=1,用于无符号数溢出判断。
?辅助进位标志位(AF):运算结果的低四位有进位或借位,则AF=1
?溢出标志位(OF):运算结果有溢出,则OF=1,用于有符号数溢出判断。
?零标志位(ZF):反映指令的执行是否产生一个为零的结果
?符号标志位(SF):指出该指令的执行是否产生一个负的结果
?奇偶标志位(PF):表示指令运算结果的低8位“1”个数是否为偶数
ii. 控制标志位
?中断允许标志位(IF):表示CPU是否能够响应外部可屏蔽中断请求
?跟踪标志(TF):CPU单步执行
方向标志(DF):地址自增方向,DF=0,否则,DF=1
4. 8086的引脚及其功能
??AD15~AD0:双向三态的地址总线,输入/输出信号
INTR:可屏蔽中断请求输入信号,高电平有效。可通过设置IF的值来控制。
NMI:非屏蔽中断输入信号。不能用软件进行屏蔽。
RESET:复位输入信号,高电平有效。
MN/MX:最小最大模式输入控制信号。
第二部分 存储器
(一) 分类
E2PROM
EPROM
① RAM和ROM的区别
??读写存储器(RAM):可读可写,易失性,临时存放程序和数据
??只读存储器(ROM):工作时只能读,非易失性,永久或半永久性存放信息
② PC机中存储器的结构
(1)8086CPU具有1MB的寻址能力,使用20根地址线A19~A0,数据总线为16位D15~D0。系统的1MB存储器分为两个512KB的存储体。一个为奇地址存储体,一个为偶地址存储体。
(2)当进行16位数据操作时,若数据的低8位放在偶地址存储体中,而高8位放在奇地址存储体中,则在一个总线周期内完成数据的传送。反之,则需要两个总线周期才能完成该数据的传送。CPU访问内存时,先发送地址信号(使芯片片选端有效),再发送数据信号/接收数据信号(地址和数据分时复用)。
③ PC机中存储器的地址表示
物理地址=(段地址)左移4位+偏移地址(其中偏移地址也叫做“有效地址
文档评论(0)