学位论文_dsp课程设计报告数据采集处理和控制系统设计.docVIP

学位论文_dsp课程设计报告数据采集处理和控制系统设计.doc

  1. 1、本文档共17页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
学位论文_dsp课程设计报告数据采集处理和控制系统设计

数据采集处理和控制系统设计 一 课程设计要求 1.基本DSP硬件系统设计要求 ①基本DSP硬件系统以TMS320C54x系列为核心处理器,包括最小系统、存储器扩展、显示器、键盘、AD、DA等电路模块; ②硬件设计画出主要芯片及电路模块之间的连接即可,重点考查电路模块方案设计与系统地址分配; ③设计方案以电路示意图为主,辅以必要的文字说明。 2.基本软件设计要求 ①看懂所给例程,画出例程输出波形示意图; ②修改例程程序,使之输出其它波形,如方波、三角波、锯齿波等均可; ③设计方案以程序实现为主,辅以必要的文字说明。 3.课程设计报告要求 ①硬件系统设计:设计思路、设计系统功能、主要芯片选型及使用方法、设计方案说明、电路示意图 ②软件系统设计:示例程序功能解读及输出波形示意图、设计软件功能、设计思路、实现源码(带程序注释) ③报告总结 二 系统分析 利用实验箱的模拟信号产生单元产生不同频率的信号,或者产生两个频率的信号的叠加。在DSP 中采集信号,并且对信号进行频谱分析,滤波等。通过键盘或者串口命令选择算法的功能,将计算的信号频率或者滤波后信号的频率在LCD 上显示。主要功能如下: (1)对外部输入的模拟信号采集到DSP 内存,会用CCS 软件显示采集的数据波形。 (2)对采集的数据进行如下算法分析: ①频谱分析:使用fft 算法计算信号的频率。 ②对信号进行IIR 滤波或FIR 滤波,并且计算滤波前后信号的频率。 ③外部键盘或者从计算机来的串口命令选择算法功能,并且将结果在LCD 上显示。 绘制出DSP系统的功能框图、使用AD(Altium Designer)绘制出系统的原理图和PCB 版图。 在 DSP 中采集信号,用CCS 软件显示采集的数据波形,以及对采集的数据进行算法分析。 三 硬件设计 3.1 硬件总体结构 3.2 DSP模块设计 3.3 电源模块设计 将5V电源电压转换为3.3V和1.6V电源 3.4 时钟模块设计 此处由外部晶振提供时钟信号 3.5 存储器模块设计 DSP上只有一个读写控制信号引脚,而FLASH有两个引脚,将读、写分开,故在OE上接一个非门电路,实现高时读,低时写。FLASH上的地址线和数据线与DSP上的地址线、数据线相连 3.6 JATG模块设计 3.7 TMS320VC5416 最小系统 PCB 版图 板上包括了支持TMS320VC5416独立运行的时钟电路、复位电路、Flash模块、JTAG仿真接口电路以及电源模块等。为节省空间和材料,部分器件放在了反面。 四 软件设计 4.1正弦波信号发生器 所给例程输出波形为正弦波,波形如下图所示: 4.2三角波(方波)信号发生器 ******************************************************************** ****************三角波信号发生程序(括号内为方波)****************** ******************************************************************** .mmregs .def start k1 .usect k,1 outdata1 .set 0800h(0800h) outdata2 .set 09ffh(0fffh) outdata3 .set 0affh(0fffh) outdata4 .set 0bffh(0fffh) outdata5 .set 0cffh(0fffh) outdata6 .set 0dffh(0fffh) outdata7 .set 0effh(0fffh) outdata8 .set 0fffh(0fffh) outdata9 .set 1000h(0fffh) outdata10 .set 0fffh(0fffh) outdata11 .set 0effh(0fffh) outdata12 .set 0dffh(0fffh) outdata13 .set 0cffh(0fffh) outdata14 .set 0bffh(0fffh) outdata15 .set 0affh(0fffh) outdata16 .set 09ffh(0fffh) outdata17 .set 08ffh(0800h) outdata18 .set 07ffh(0000h) outdata19 .set 06ffh(0000h) outdata20 .set 05ffh(0000h) outdata21 .set 04ffh(0000h

您可能关注的文档

文档评论(0)

店小二 + 关注
实名认证
文档贡献者

包含各种材料

1亿VIP精品文档

相关文档