- 1、本文档共86页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
于FPGA的数字调解调器研究设计书深度研究设计书
基于FPGA的数字调制解调器设计
摘要
本设计使用FPGA在EDA技术开发QuartusⅡ上实现以正弦信号为载波的三种调制信号ASK、FSK、PSK的和解调。系统采用ALTERA公司生产的DE2开发板,Cyclone II EP2C35F672C6型号的FPGA和EPCS16系列的配置驱动,系统时钟为50MHZ,经四分频产生一路时钟信号经过DDS波形发生器形成ASKPSK及FSK的一路载波,FSK的另一路载波由系统时钟经八分频后经过DDS波形发生器后产生。由于ASK和PSK调制特性相近,载波都为一路信号。因此在设计时将ASK和PSK调制放在模块里设计,用一个选择键和两个基带信号控制端来控制。系统时钟经过512分频后经过随机信号模块产生一路周期为15的伪随机序列作为数字调制的基带信号。在解调时,用非相干解调法解调ASK和PSK信号,用过零检测法解调FSK信号。FPGA, ASK, PSK, FSK
Digital modulation and demodulation based on FPGA
Abstract
This design uses FPGA on EDA technology development platform QuartusⅡ to achieve the generation and the demodulation of three modulation signal——ASK,FSK,PSK as carrier through sinusoidal signals.The system uses the ALTERA companys DE2 development board,FPGA of Type Cyclone II EP2C35F672C6FPGA and driver configuration of EPCS16 series.This system is realized in VHDL hardware description language,whose ASK,PSK and FSK carrier is generated when the four frequency produces a clock signal through the DDS waveform generator,and the system clock is 50MHZ.Because the characteristics of ASK and PSK modulation are similar to each other,which means their carrier are both one way signal,the modulation of ASK and PSK are put on the same model when designed,with a selection key and the two baseband signal control ends controlling.System clock generates pseudo random sequence baseband signals whose one road cycle is 15 as baseband signals through random signal model after the 512 frequency division.When in modulation,we use non coherent demodulation to demodulate ASK and PSK signal,and the zero crossing detection method for FSK signal demodulation.After the system is tested through the function simulation and verification,whether the output signal and the baseband signal are conformed to each other or not will be tested
Key words: FPGA, ASK, PSK, FSK目录
1 绪论 1
1.1 课题背景与研究现状 1
1.1.1数字调制解调背景知识 1
1.1.2 FPGA背景知识 2
1.2 课题的主要研究工作 4
1.3 本论文的结构 4
2.EDA技术简介 6
2.1 Quartus II 简介 6
2.1.1 Quartus II的使用及主要设计流程 7
2.1.2 Quartus II的原理图输
您可能关注的文档
- 于DSP的三相交流机变频调速控制器的研究设计书深度研究设计书参考.doc
- 于DXF格式CAD档保护系统置乱模块的研究设计书与实现深度参考.doc
- 于DSP的视频采集网络传输模块的研究设计书深度研究设计书.doc
- 于CDMA网络的室信号分布与优化深度研究设计书.doc
- 于DSP和AD987的数字上变频研究设计书学位参考.doc
- 于C2C的网上书店统研究设计书与分析学位参考.doc
- 于FPGA出租车计系统的研究设计书深度参考.doc
- 于FPGA的帧同步仿真和研究设计书深度参考.doc
- 于FPGA的OFD调制器的仿真研究设计书深度研究设计书(参考).doc
- 于FPGA的函数信发生器研究设计书深度研究设计书(参考).doc
- 于J2ME手机坦克战游戏研究设计书与开发深度参考.doc
- 于Hadoop平台教育资源垂直搜索系统的研究设计书与实现深度参考.doc
- 于J2ME的手机记本的研究设计书与实现深度研究设计书.doc
- 于GPRS的供水自化监控系统深度参考.doc
- 于J2ME的公交查系统的研究设计书与实现学士学位参考.doc
- 于JSP仓库管理系的研究设计书与实现深度参考.doc
- 于java的博客网研究设计书与开发深度参考研究设计书.doc
- 于JavaWeb在线考试系统的研究设计书与实现深度参考.doc
- 于fpga的空调控系统深度研究设计书.doc
- 于LabVIEW的卡数据采集系统研究设计书深度研究设计书(参考).doc
最近下载
- DB11_T 2465-2025 园林绿化植物废弃物基质制备和应用技术规范.docx VIP
- 2025广西公需科目考试答案(3套,涵盖95_试题)一区两地一园一通道建设;人工智能时代的机遇与挑战.pdf VIP
- 教育培训行业知识产权保护协议.doc VIP
- 2024年武汉黄陂区招聘社区干事真题.docx VIP
- POMINI磨床结构.doc VIP
- DGTJ08-2251-2018 消防设施物联网系统技术标准.pdf VIP
- 建设工程工期延误量化分析标准.pdf VIP
- 2024年温州一般公需课《执行力创新服务培养和诚信与职业道德建设策略》考试题库.docx VIP
- 国标动力专业图集 - 97R412 室外热力管道支座.pdf VIP
- 周围血管神经损伤患者的护理PPT优质课件.pptx VIP
文档评论(0)