实验78位16进制频率计设计讲述.ppt

实验78位16进制频率计设计讲述

1 不同抽象级别的Verilog HDL模型 Verilog HDL具有行为描述和结构描述功能 行为描述是对设计电路的逻辑功能的描述,并不用关心设计电路使用那些元件以及这些元件之间的连接关系。 行为描述属于高层次的描述方法,在Verilog HDL中,行为描述包括系统级(System Level)、算法级(Algorithm Level)和寄存器传输级(RTL:Register Transfer Level)等3种抽象级别。 1 不同抽象级别的Verilog HDL模型 Verilog HDL具有行为描述和结构描述功能 结构描述是对设计电路的结构进行描述,即描述设计电路使用的元件及这些元件之间的连接关系。 结构描述属于低层次的描述方法,在Verilog HDL,结构描述包括门级(Gate Level)和开关级(Switch Level)2种抽象级别。 1 不同抽象级别的Verilog HDL模型 Verilog HDL具有行为描述和结构描述功能 应重点掌握行为描述方法 结构描述也可以用来实现电路的系统设计。 对于一个实际的数字系统电路,一般先用行为描述方法设计底层模块电路,最后用结构描述方法将各模块连接起来,构成顶层文件完成系统电路的设计。 模块例化语句格式: 设计模块名 例化电路名(端口列表); 例化电路名:用户为系统设计定义的标识符,相当系

文档评论(0)

1亿VIP精品文档

相关文档