2016微机原理习题课上学期2综述.pptxVIP

  1. 1、本文档共21页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
2016微机原理习题课上学期2综述

微机原理习题课 第六(部分)、七、八章 7.1 说明存储器性能指标最主要的两项并解释各自的计算参量 存储容量: 基本单元数(芯片字)×(位数/ 芯片字 ) 存取速度: 包括存取时间和存储周期 存取时间:从CPU给出有效的存储器地址到存储器读 写操作完成需要的时间 存取周期:两次访问的最小时间间隔,略大于存取时间,比如内存主频 7.2 画图说明现代计算机系统存储器层次结构,说明Cache-主存和主存-辅存两层次区别 7.2 画图说明现代计算机系统存储器层次结构,说明Cache-主存和主存-辅存两层次区别 Cache—主存:为了提高CPU访问存储器的速度,由专门硬件(Cache控制器)来实现,对程序完全透明;(速度) 主存—辅存:为了弥补主存容量的不足,还可构成“虚拟存储器”,需要操作系统和MMU部件支持;(容量) 7.3 有一双的地址为30101H,画出其在字节编址的内存中的两种不同存放情况。 大尾存储(Motorola 6800系统) 例如网络字节序 30101H 87H 30102H 65H 30103H 43H 30104H 21H 7.3 有一双的地址为30101H,画出其在字节编址的内存中的两种不同存放情况。 小尾存储(Intel80x86系统)例如大部分主机字节序 30101H 21H 30102H 43H 30103H 65H 30104H 87H 7.4 某存储系统的地址译码电路如图13-60所示,为使EPROM芯片能够选中工作,试说明图中给出的有关地址及控制信号应有的状态,并计算EPROM芯片的存储容量及地址范围。 A19~A12: 存储容量: 4k*8bits=4kB 地址范围: 87000H~87FFFH 7.5 8086微机系统采用16位数据总线(D0~D15),内存由4K字(8KB)的ROM和4K字的RAM组成, RAM使用2K×8位的6116芯片构成,地址空间:FC000H~FDFFFH ROM使用2K×8位的2716芯片构成,地址空间:FE000H~FFFFFH 试画出存储器与CPU对应的连线图,给出每个芯片的地址范围。 7.5地址范围 RAM1:FC000H-FCFFFH 中偶址 RAM2:FC000H-FCFFFH 中奇址 RAM3:FD000H-FDFFFH 中偶址 RAM4:FD000H-FDFFFH 中奇址 ROM1:FE000H-FEFFFH 中偶址 ROM2:FE000H-FEFFFH 中奇址 ROM3:FF000H-FFFFFH 中偶址 ROM4:FF000H-FFFFFH 中奇址 7.5 连线图 每个芯片有11位地址线作为片内地址选择(A11-A1),其余9位(A19-A12)作为片外地址选择 8.1 什么是总线仲裁?简述串行总线仲裁方式与并行总线仲裁方式的工作原理。 总线的仲裁是指在总线上有多个总线主模块同时请求使用总线时,决定由哪个模块获得总线使用权。包括串行仲裁和并行仲裁。 串行总裁:逻辑上离总线仲裁器越近的部件拥有越高的总线优先级。 并行仲裁:每个主模块都有自己的请求线和允许线,由总裁器对申请进行排队和管理。优点是速度快、可使用软件灵活控制,缺点是电路复杂。 8.2 设计一个ISA总线I/O扩展卡,扩展一片8255作为输入、输出,地址范围为:03E0H~03E3H。 8.3 PCI系统中的处理器与PCI总线和ISA总线是如何连接的? 处理器与PCI总线之间通过Host/PCI桥连接,PCI与ISA之间通过PCI/ISA桥连接 PCI设备具有即插即用功能,即系统初始化时,配置软件可对设备进行自动检测,以确定设备的类型、功能、所需地址空间等,并以此编程配置设备的内存和I/O的地址,设备的地址是浮动的 ? 8.4 简述PCI设备的“即插即用”功能 6.1 一个交通微机控制模拟接口如图所示,接于并行口片8255A端口C的PC0位开关用来模拟十字路口副道车辆通行状况(开关状态为‘1’标示副道上有车要通过);端口A的PA2、PA1、PA0位用来控制主道红黄绿灯,端口B的PB2、PB1、PB0位用来控制副道的红黄绿灯,平时主道放行(绿灯亮),副道禁止通行(红灯亮);当副道上有车通过时(PC0端为‘1’),主道交通灯由绿-黄(延迟5s)-红(禁行),副道交通灯由红-绿;副道放行20s后,副道交通灯由绿-黄(延迟5s)-红,然后主道放行;要 求主道至少放行40s 8255A设置 A口:方式0,输出 B口:方式0,输出 C口:方式0,输入 方式控制字 端口地址: A口:0D0H B口:0D1H C口:0D2H 控制口:

文档评论(0)

jiayou10 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:8133070117000003

1亿VIP精品文档

相关文档