- 1、本文档共10页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
ADS1298中文版及常见问题解读
ADS1298 用于生物电位测量的低功率,8通道,24位模拟前端
威尔逊中心电位(WCT)和胸导
在标准的ECG 12导联中,定义WCT电压为右肢(RA),左肢(LA),和左腿(LL)电极的平均值。这个电平用作胸导测量的参考电平。ADS1294/6/8有三个内置低噪声运放产生WCT电平。图47所示为实现框图。
芯片提供灵活的选择方式从八个信号(IN1P-IN4N)中任意选取一个输入到运放产生电平。因此允许RA,LA,和LL电极根据导联结构连接到前四通道任意输入。
WCT电路的三个运放可通过寄存器设置独立掉电。使两个运放上电,可在WCT脚产生任意两个电极的平均电平。一个运放上电可提供WCT脚的缓冲电极电平。注意:WCT运放有驱动强度限制所以需要使用缓冲如果用来驱动一个低阻抗负载。
当使用WCT缓冲中任意1,2或3个查看表5的性能指标。
如表5所示,当超过一个WCT运放掉电总噪声降低。噪声降低是由于噪声平均值被运放输出端网络结构影响。单个缓冲掉电节省的功率可忽略不计因为主电路结构是三个运放共用的。WCT节点的带宽被RC网络限制。这个内部共用网络由三个30K电阻和一个80pF电容组成。需要说明的是要达到最佳性能要在外部增加100pF电容。如表5所示,有效带宽取决于掉电运放数目。
WCT只能用来驱动非常高阻抗的输入(通常大于500M)。典型应用是将WCT信号接入ADS1294/6/8的反相输入作为胸导信号参考。
如前文所提,三个WCT运放可以连接八个模拟输入的任意一个。运放的输入信号被斩波取样,其斩波频率随ADS1294/6/8的数据速率而变。斩波频率与最大数据速率比为1:1。例如:数据速率为32kSPS时,斩波频率是32KHz。斩波频率在数据速率为四个比较低的等级时(即4kSPS,2kSPS,1kSPS,500SPS)固定为4KHz。斩波频率在WCT运放输出端显示为基于直流电平的一个小方波。方波的幅度是运放的偏移电压典型值是5mVpp。这个作为斩波指示的人为设定方波是带外信号因此不会影响到ECG测量。斩波功能导致结果是,WCT运放管脚的输入漏电流随数据速率增加而增加,在输入共模电压接近0V(AVSS)处,如图48所示。
说明:如果通道的输出连接到WCT运放(例如,导联V)连接到某个PACE运放用作外部起搏脉冲指示,PACE运放输出人为设定的斩波。
起搏脉冲指示
ADS1294/6/8提供了灵活的起搏脉冲指示模式通过软件或外部硬件结构。实现软件模式需要提供32KSPS的采样率。实现外部硬件结构需输出PGA的两个输出:TESTP_PACE_OUT1和TESTN_PACE_OUT2。说明:如果WCT运放连接到信号通道,使用者看到的开关噪声是斩波导致;细节可在威尔逊中心电端(WCT)处看到。
软件模式
使用软件模式,芯片必须确保工作速率至少8KSPS才能捕捉到最快的脉冲。这样,数字信号处理系统才能识别起搏脉冲。软件模式为使用者使用软件编程识别起搏脉冲提供了最大的灵活性。这在起搏器的发展过程中变的更加重要。测量快速起搏脉冲时需考虑到两点:
PGA带宽见表6.
对于输入发生的跃阶变化,数字抽取滤波器需要3*tDR处理时间。PGA带宽决定了可用的增益设置,建立时间决定了芯片必须使用的数字速率。
外部硬件模式
使用软件模式的一个缺点是所有信号通道要工作在更高的数据速率下。在本系统中,ADS1294/6/8提供了选择输出PGA。外部硬件电路可用作起搏脉冲指示。脉冲指示逻辑通过GPIO管脚反馈入芯片。GPIO数据通过SPI口传输。通过PACE寄存器位设置选择八通道中的两个,一个偶数位,一个奇数位。在差分转单端的变换中,存在0.4衰减系数。因此,PACE通道总增益是(0.4*PGA_GAIN)。PACE输出信号TESTP_PACE_OUT1和TESTN_PACE_OUT2分别与TESTP和TESTN多路复用。PACE寄存器的[4:1]位设置通道选择。如果脉冲指示电路不用,通过PACE寄存器的/PD_PACE位关断pace运放。
说明:如果通道的输出连接到WCT运放(例如,导联V)连接到某个PACE运放用作外部起搏脉冲指示,PACE运放输出人为设定的斩波。细节可在威尔逊中心电端(WCT)处看到。
右腿驱动(RLD 直流偏置电路)
右腿驱动电路是一种在ECG系统中抑制电源及其他信号包括荧光灯共模干扰的方式。RLD电路测试被选电极的共模信号并通过反相共模信号驱动人体产生负反馈回路。负反馈回路根据回路增益降低共模增益。基于回路中不同的极点要针对用户系统具体使用稳定回路。ADS1294/6/8内含选择通道的多路选择器和一个可操作运放。所有的运放端管脚可用,包括用户可自行选择反馈回路使用元件。图54所示电路为RLD偏置电路所有功能连接。
右腿驱动参考
您可能关注的文档
- 数字示波器使用实验操作指导讲述.doc
- 大学计算机系上机考试题及其答案精要.doc
- ABB机器人高级编程指令解读.ppt
- 9第九章汽车电路图识读解读.ppt
- 数字电路实验指导书(14级数计软工)讲述.doc
- 数字电路逻辑设计实验讲述.doc
- Abaqus6.10经典从入门到精通培训教程PPT解读.ppt
- 大学计算机基础第5章Office办公软件精要.ppt
- 大学计算机考试客观题——填空题精要.doc
- Abaqus最全、最经典中文培训教程解读.ppt
- 2024年江西省高考政治试卷真题(含答案逐题解析).pdf
- 2025年四川省新高考八省适应性联考模拟演练(二)物理试卷(含答案详解).pdf
- 2025年四川省新高考八省适应性联考模拟演练(二)地理试卷(含答案详解).pdf
- 2024年内蒙通辽市中考化学试卷(含答案逐题解析).docx
- 2024年四川省攀枝花市中考化学试卷真题(含答案详解).docx
- (一模)长春市2025届高三质量监测(一)化学试卷(含答案).pdf
- 2024年安徽省高考政治试卷(含答案逐题解析).pdf
- (一模)长春市2025届高三质量监测(一)生物试卷(含答案).pdf
- 2024年湖南省高考政治试卷真题(含答案逐题解析).docx
- 2024年安徽省高考政治试卷(含答案逐题解析).docx
文档评论(0)