- 16
- 0
- 约3.75千字
- 约 11页
- 2017-03-29 发布于湖北
- 举报
北京邮电大学
《数字电路与逻辑设计》期中考试试题
2016.4.9
班级 姓名 班内序号
题号
一
二
三
四
五
六
七
八
总成绩
分数
28
10
10
12
11
11
10
8
得分
注意:所有答案(包括选择题和计算题)一律写在试卷纸上,如果卷面位置不够,请写在试卷的背后,否则不计成绩。
一、(每题2分,共28分)单项选择题(答案填入本题后面的表格中)
(请先在本试卷上答题之后,将全部答案汇总到本题末尾的表格中。)
1. ECL逻辑门(与CMOS门相比)主要优点是 D 。
A.抗干扰能力强 B. 集成度高 C.功耗低 D.工作速度快
2. 均为5V供电时,TTL逻辑门(与CMOS门相比)主要优点是 C 。
A. 噪声容限大 B. 功耗低 C. 工作速度快 D.集成度高
3. 若对4位二进制码(B3B2B1B0)进行奇校验编码,则校验位C= B 。
A. B.
C. D.
4.可以用来构成双向逻辑信号传输的逻辑器件是 A 。
A. 三态输出门 B. OC门 C. ECL门 D. OD门
5. 逻辑函数F=
原创力文档

文档评论(0)