- 1、本文档共3页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验计数器的设计电子版实验报告
实验四:计数器的设计
实验台号::专业班级:姓 名:学 号:实验实验内容
(一)0和1两种状态,因此用一个触发器就可以表示1位二进制数。如果把n个触发器串起来,就可以表示N位二进制数。(用两个74LS74设计实现)
(二)利用74LS161设计实现任意进制的计数器
设计要求:学生以实验台号的个位数。74LS161设计十进制计数器的方法。
利用置位端实现进制计数器。
利用复位端实现进制计数器。
提示:利用芯片74LS161和与非门设计,74LS00为2输入与非门, 74LS0为输入与非门。
74LS161为4位二进制加法计数器,其引脚图及功能表如下。
输入端 输出端 Qn
时钟 清除 置数 P T X L X X X 清除 ( H L X X 置数 ( H H H H 计数 X H H L X 不计数 X H H X L 不计数
实验原理图
2.由74LS161构成的十进制计数器
实验结果及数据处理
4位异步二进制加法计数器实验数据记录表
输入CP数 二进制输出 十进制数 Q3 Q2 Q1 Q0 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15
2. 画出你所设计的任意进制计数器的线路图,并说明设计思路。
、思考题
1. 由D触发器和JK触发器组成的计数器的区别?
2. 74LS161是同步还是异步,加法还是减法计数器?
3. 设计十进制计数器时将如何去掉后6个计数状态的?
文档评论(0)