微原CPU.pptVIP

  • 5
  • 0
  • 约3.28千字
  • 约 30页
  • 2017-03-31 发布于江苏
  • 举报
微原CPU

本教案内容 第2章 8086CPU结构与功能 微处理器的外部结构 微处理器的内部结构 微处理器的功能结构 微处理器的寄存器组织 微处理器的存储器和I/O组成 2.1 微处理器的外部结构 8086 CPU片有40个管脚,微处理器通过这些引脚与外部的逻辑部件连接,完成信息的交换。CPU的这些引脚信号称为微处理器级的总线,它应该能够完成下列功能: 与存储器之间交换信息(指令及数据); 与I/O设备之间交换信息; 能输入和输出必要的信号。 微处理器的外部结构如图2.1所示 2.2 微处理器的内部结构 微处理器是组成计算机系统的核心部件,它具有运算和控制的功能。具体地讲,CPU 应具有下述基本功能: * * 微处理器(CPU); CPU的内部和外部结构; 微处理器级总线的概念; CPU的功能结构; 8086寄存器结构; 存储器组织与分段、I/O端口地址空间; 本 章 重 点 难 点 内部结构 微处理器的总线结构。 外部结构 微处理器的一般结构 } 按功能分,这些总线可以分为三种: (1)传送信息(指令或数据)的数据总线 (Data Bus) (2)指示欲传信息的来源或目的地址的地址总线 (Address Bus) (3)管理总线上活动的控制总线 (Control Bus) 2.1 微处理器的外部结构 CPU通过地址总线输出地址码来选择某一存储单元或某一称为I/O端口的寄存器,是单向的。 地址码的位数决定了地址空间的大小。 n位地址总线可有 个地址(0∽ -1)。 16位地址总线 65536(64KB) 20位地址总线 1MB 32位地址总线 4GB .地址总线: 2.1 微处理器的外部结构 8086/8088地址总线 20位 存储器地址总线20位, 地址空间 1MB I/O地址总线16位(低16位) 地址空间 64KB 2.1 微处理器的外部结构 .数据总线: 用于CPU和存储器或I/O接口之间传送数据,是双向的。 微处理器数据总线的条数决定CPU和存储器或I/O设备一次能交换数据的位数,是区分微处理器是多少位的依据。 8086 CPU的数据总线是16条,我们就说8086 CPU是16位微处理器。 2.1 微处理器的外部结构 .控制总线: 管理总线上的活动,用来传送自CPU发出的控制信息或外设送到CPU的状态信息,大部分是单向的,有一些是双向的。 2.1 微处理器的外部结构 进行算术和逻辑运算; 具有接收存储器和I/O接口来的数据和发送数据给存储器和I/O接口的能力; 可以暂存少量数据; 能对指令进行寄存、译码并执行指令所规定的操作; 能提供整个系统所需的定时和控制信号; 可响应I/O设备发出的中断请求。 2.2 微处理器的内部结构 1.CPU内部结构及各部分功能简介 典型的 CPU 内部结构如图3.1.1所示。 2.2 微处理器的内部结构 I/O控制逻辑 ALU 控制器 工作寄存器 CPU 程序计数器(PC) 指令寄存器(IR) 指令译码器(ID) 控 制 逻 辑 部 件 堆栈指示器(SP) 状态寄存器(PSW) 地址寄存器 数据寄存器 ┆ ┆ 图2.2 典型的CPU内部结构如图2.2所示 CPU包括 算术/逻辑运算单元(ALU) 控制器 工作寄存器组 I/O 控制逻辑 地址寄存器 数据寄存器 2.2 微处理器的内部结构 ① 算术逻辑运算单元ALU (Arithmetic/Logic Unit ):它是运算器的核心,几乎所有的算术运算,逻辑运算和移位操作都是由 ALU 完成的。 2.2 微处理器的内部结构 ②? 工作寄存器:暂存用于寻址和计算过程的信息。工作寄存器分为两组:数据寄存器组和地址寄存器。但有的寄存器兼有双重用途。数据寄存器用来暂存操作数和中间运算结果。地址寄存器用于操作数的寻址。 2.2 微处理器的内部结构 ③ 控制器:它是CPU的“指挥中心”,完成指令的读入,寄存,译码和执行。从图(3.1.1)中可以看出,一般微处理器中的控制器由6部分组成: 程序计数器(PC:Program Counter ) 指令寄存器(IR:Instruction Register) 指令译码器(ID:Instruction Decoder ) 控制逻辑部件 处理机状态字PSW(Processor State Word ) 堆栈指示器(SP) Stack Pointer 2.2 微处理器的内部结构 用于保存下一条要执行的指令的地址,即由它提供一个存储器地址,按此地址从对应存储器单元

文档评论(0)

1亿VIP精品文档

相关文档