计算机组成原理第三章系统总线试卷.pptVIP

计算机组成原理第三章系统总线试卷.ppt

  1. 1、本文档共46页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第3章 系统总线 3.1 总线的基本概念 3.2 总线的分类 3.3 总线特性及性能指标 3.4 总线结构 3.5 总线控制 教学内容 重点: 有关总线的基本概念 如何克服总线的瓶颈 如何对总线进行管理,包括判优控制和通信控制 难点:   总线的通信控制,既要解决通信双方如何获知传输的开始和结束,又要使通信双方按规定的协议互相协调来完成通信任务。? 3.1 总线的基本概念 一、为什么要用总线? 二、什么是总线? 三、总线上信息的传送 串行 并行 随着计算机的发展,应用领域的不断扩大,I/O设备的种类和数量也越来越多。人们希望随时增添或减撤设备,用分散连接简直是一筹莫展,由此出现了总线连接。 注意:某一个时刻,只允许一个部件向总线发送信息,而多个部件可以同时从总线上接收相同的信息。 四、总线结构的计算机举例(P42) 1. 面向 CPU 的双总线结构框图 中央处理器 CPU 特点:便于增减外设,但I/O设备与主存交换信息时仍要占用CPU,影响CPU工作效率。 2. 单总线结构框图 特点:I/O设备与主存交换信息时,原则上不影响CPU的工作,CPU仍可继续处理不访问主存或I/O设备的操作,CPU效率有所提高,但某一时刻各部件都要占用总线时,就会冲突。要设总线判优逻辑,影响整机的速度。 3. 以存储器为中心的双总线结构框图 主存 现代计算机大多数采用此总线结构 特点:保留了I/O设备与存储器交换信息时不经过CPU特点,因为增加了快速的存储总线,提高了传输效率,减轻了系统总线的负担。 一.按数据传送方式 并行传输总线、串行传输总线 二.按总线使用范围划分    计算机(包括外设)总线、测控总线、网络通信总线等 三. 按连接部件不同划分    3.2 总线的分类 1.片内总线 2.系统总线 芯片内部 的总线 双向 与机器字长、存储字长有关 单向 与存储地址、 I/O地址有关 有出 有入 计算机各部件之间 的信息传输线 存储器读、存储器写 总线允许、中断确认 中断请求、总线请求 CPU芯片内部、Register-Register 、R-ALU CPU、主存、I/O设备之间(板级总线或板间总线) 3.通信总线 串行通信总线 并行通信总线 传输方式 注意:由低位向高位逐位传送。 特点:串行-远距离,代价低(或借助电话网),并行-近距离(30m),代价高。 3.3 总线特性及性能指标 一、总线物理实现 由许多导线直接印刷在电路板上,延伸到各个部件 二、总线特性 尺寸、形状、管脚数及排列顺序 传输方向 和有效的 电平 范围 每根传输线的 功能 信号的 时序 关系 地址 数据 控制 确保电气上正确连接 保证机械上可靠连接 保证正确连接不同部件 三、总线的性能指标(P46) 数据线 的根数 每秒传输的最大字节数(MBps) 总线上的数据与时钟是同步、还是不同步。 一条信息线上分时传送两种信息。如:地址线 与 数据线 复用 地址线、数据线和控制线三种总线数的总和 负载能力 并发、自动、仲裁、逻辑、计数 P47表3.1 几种流行的微型计算机总线性能 总线带宽(又称总线的数据传输速率)   单位时间内总线上传输数据的位数,通常以每秒传输信息的字节数来衡量,单位:MBps(兆字节每秒)。 例:总线工作频率为33MHz,总线宽度32位 则总线带宽为33?(32?8)=132 MBps  (1/33M:32/8B=1s:x x=132MBps) ISA EISA VESA(LV-BUS) PCI AGP RS-232 USB 总 线 标 准 四、总线标准 为了使系统设计简化,模块生产批量化,确保其性能稳定,质量可靠,实现可移化,便于维护等,人们开始研究如何使总线建立标准,在总线的统一标准下,完成系统设计,模块制作。这样,系统、模块、设备与总线之间不适应、不通用及不匹配的问题就迎刃而解了。 通用接口:按总线标准设计的接口。 总线标准:国标上公布或推荐的互联的各个模块的标准,各种不同模块组成的计算机系统时必须遵守的规范。   总线标准可视为系统与各模块、模块与模块之间的一个互连的标准界面。 总线标准 数据线 总线时钟 带宽 ISA 16 8 MHz(独立) 33 MBps EISA 32 8 MHz(独立) 33 MBps VESA (VL-BUS) 32 32 MHz(CPU) 133 MBps PCI 32 64 33 MHz(独立) 64 MHz(独立) 132 MBps 528 MBps AGP 32 66.7 MHz(独立) 133 MHz(独立) 266 MBps 533 MBps RS-232 串行通信 总线标准 数据终端设备(计算机)和数据通信设备(调制解调器)之间的标准接口 USB 串行接口 总

文档评论(0)

希望之星 + 关注
实名认证
文档贡献者

我是一名原创力文库的爱好者!从事自由职业!

1亿VIP精品文档

相关文档