网站大量收购闲置独家精品文档,联系QQ:2885784924

数字电路寄存器详解.ppt

  1. 1、本文档共36页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
(6)结论: 能自启动的异步五进制加法计数器 (5)时序图(设初态为000) 继续 1D C1 Q0 Q0 FF0 1D C1 Q1 Q1 FF1 1D C1 Q2 Q2 FF2 CP 课下练习 小结 要求掌握时序逻辑电路的分析方法,重点是同步时序逻辑电路的分析。 重要概念: 三大方程: 激励方程 状态方程 输出方程 状态转换表:(关键) 状态转换图: 写激励方程 求状态方程 写输出方程 列状态表 画状态图 画时序图 说明电路功能 写时钟方程 同步可以忽略 有效状态和有效循环: 无效状态和无效循环: 能自启动和不能自启动: 寄存 寄存器 (Register) 寄 存: 把二进制数据或代码暂时存储 功能特点: 暂存数据或代码,一般不对存储内容进行处理 分类: 基本寄存器(数码寄存器) 移位寄存器 通常由D触发器构成 1、概念和特点 结构特点: 并行方式: 串行方式: 输入输出方式 每一位数据对应一个输入端(输出端), 在CP作用下,各位同时输入(输出) 只有一个输入端(输出端), CP作用下,各数码逐位输入(输出) 并行 输入 并行 输出 ? ? FF0 FF1 FFn–1 ? D0 D1 Dn–1 Q0 Q1 Qn–1 控制信号 1 0 1 … 0 1 0 1 … 0 0 1 0 1 0 1 0 1 串行 输入 串行 输出 2、基本寄存器 (数码寄存器,简称寄存器) 用来寄存一组二进制数据或代码; 只能并行送入寄存器,也只能并行输出。 由于一个触发器可以存储“1”位二进制信号,因此 n位寄存器需要用n个触发器构成。 寄存器可以存储多位二进制信息,如4位、8位、16位等,我们称之为n位寄存器,n为寄存器的长度。 8位寄存器 0 1 1 0 1 0 1 1 0 1 1 0 1 0 1 1 1 1 0 1 1 0 1 1 并行输入 并行输出 0 1 1 0 1 0 1 1 0 1 1 0 1 0 1 1 0 1 1 0 1 0 1 1 1 1 0 1 1 0 1 1 1 1 0 1 1 0 1 1 D0~D3是并行数据输入端 Q0~Q3是并行数据输出端 0 1 1 1 RD 清零 × ↑ 1 0 CP 时钟 × × × × d0 d1 d2 d3 × × × × × × × × D0 D1 D2 D3 输 入 0 0 0 0 d0 d1 d2 d3 保 持 保 持 Q0 Q1 Q2 Q3 输 出 工作模式 异步清零 数码寄存 数据保持 数据保持 74LS175的功能表 RD是异步清零控制端 Q D 0 3 Vcc Q 15 3 74LS175 D 2 D 6 Q 3 CP 2 GND 7 4 Q Q D 3 2 0 5 1 16 2 1 14 1 1 Q 11 0 12 9 Q R Q D 10 13 8 继续 3、集成寄存器74LS175 二、移位寄存器 寄存器 左移 (a) 寄存器 右移 (b) 寄存器 双向 移位 (c) 移位的概念: 将寄存器所存储的各位数据,在每个移位 脉冲的作用下,向左或向右移动一位。 根据移位的方向,分成: 左移、右移和双向移位寄存器。 FF FF FF FF (1)串入-串出 输入 输出 (2)串入-并出 一个输入,一个输出 串行数据?并行数据 FF FF FF FF 输入 输出 (3)并入-串出 FF FF FF FF 输 入 输出 (4)并入-并出 FF FF FF FF 输 入 输 出 并行数据?串行数据 移位寄存器有四种输入输出方式: 常用于数据锁存。 数据的串-并转换是实现计算机串行通信的重要操作。 由D触发器构成的移位寄存器 DR是数据输入端,

文档评论(0)

shuwkb + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档