微机原理与接口技术_11高档微处理器的新特性精编.pptVIP

微机原理与接口技术_11高档微处理器的新特性精编.ppt

  1. 1、本文档共53页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第11章 高档微处理器的新特性 ;本章主要内容;11.1 80X86微处理器发展历程;11.1.1 Intel 8086及80286微处理器;11.1.2 Intel 80386微处理器;IA-32结构已经考虑到维护在目标码级后向兼容的任务,以保护Intel公司客户在软件上的大量投资。同时,在结构的每一代上,最有效的微结构和硅片制造技术已经用于生产高性能的处理器。在IA-32微处理器的每一代中,Intel公司已经构思并采用不断发展的技术到它的微结构中以追求速度更快的计算机。各种形式的并行处理已经使这些技术得到最大的性能增强,Intel 80386微处理器是包括若干并行操作部件的第一个IA-32结构微处理器。 ;11.1.3 Intel 80486微处理器;11.1.4 Intel Pentium(奔腾)处理器;11.1.5 Intel P6系列处理器; Pentium Pro处理器是三路超标量结构,允许每个时钟周期执行三条指令。它也引入了在超标量实现中的动态执行的概念(微数据流分析、超顺序执行、出众的分支预测和推理执行)。三个指令译码单元并行工作把目标码译码为微结构操作码micro-ops(micro-architecture op-codes)。 ;11.1.6 Intel PentiumⅡ处理器;11.1.7 Intel Pentium Ⅲ?处理器;11.1.8 Intel Pentium 4处理器;11.1.9 Intel 64位处理器; 2.Core i7 Core i7处理器是英特尔公司于2008年推出的64位四核心CPU。它沿用x86-64指令集,并以Intel Nehalem微架构为基础,取代了Intel Core 2系列处理器。Core i7采用0.045~0.032mm的制作工艺,处理器的速度为2.53~3.46GHz。Core i7的名称并没有特别的含义,更不是指第7代产品。 ; 3.Core i5 英特尔公司于2009年9月1日正式发布了Core i5处理器。该处理器是Core i7派生系列中的低级版本,同样基于Intel Nehalem微架构。与Core i7支持三通道存储器不同,Core i5只会集成双通道DDR3存储器控制器。 ;4.Core i3 Core i3处理器是英特尔推出的首款CPU+GPU产品。它是基于Intel Westmere微架构,采用0.032~0.032mm的制作工艺,处理器的速度为2.50~3.33GHz。 Core i3与Core i5类似,只集成双通道DDR3存储器控制器,也集成了一些北桥的功能和PCI-Express控制器,接口亦采用了LGA 1156。处理器核心方面,Core i3的代号为Clarkdale,采用32纳米制程的Core i3有两个核心,支持超线程技术。在L3缓冲存储器方面,Core i3的两个核心共享4MB。Core i3在芯片组??面,也采用了Intel P55。;11.2 典型微处理器的基本结构;11.2.1 80286微处理器; ; ;11.2.2 80386微处理器;11.2.3 80486微处理器; ;11.2.4 Pentium系列微处理器; ; ; ;11.3 80X86微处理器的编程结构;11.3.1 基本结构寄存器组 ; ;11.3.2 系统级寄存器组 ; ; ;11.3.3 浮点寄存器组;11.4 典型微处理器的引脚结构;11.4.1 80386微处理器;11.4.2 80486DX微处理器; 6)高速缓存使无效控制信号 7)页面高速缓存控制信号 8)数据出错报告信号 9)第20位地址A20屏蔽信号 10)总线仲裁信号 11)总线宽度控制信号 12)中断/复位信号;3.时钟信号 CLK——时钟信号(输入)。CLK为80486提供基本的定时和内部工作频率。所有外部定时与计数操作都是相对于CLK的上升沿而制定的。;11.4.3 Pentium微处理器;11.5 典型微处理器的基本时序;11.5.1 80386时序;11.5.2 Pentium时序;3.Pentium CPU的总线周期类型 除了非流水线周期和流水线周期这两种最基本的总线周期类型外,Pentium CPU还有单次非突发式数据传送与突发式数据传送总线周期、非缓存式与缓存式总线周期。在非突发式总线周期中,每次只能传送一个数据单元,且至少需要两个时钟周期。突发式总线周期是一种特殊的总线周期,在突发式总线周期中,传送第一个数据单元需要两个时钟周期,以后每个数据单元只需一个时钟周期。 ;11.6 典型微处理器的指令系统;11.6.1 实地址方式下的32位微处理器指令系统;11.6.2 32位微处理器的扩充

文档评论(0)

希望之星 + 关注
实名认证
文档贡献者

我是一名原创力文库的爱好者!从事自由职业!

1亿VIP精品文档

相关文档