网站大量收购独家精品文档,联系QQ:2885784924

示波器功能擴展电路的设计与实现北邮2013模电综合试验.docVIP

示波器功能擴展电路的设计与实现北邮2013模电综合试验.doc

  1. 1、本文档共19页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
示波器功能擴展电路的设计与实现北邮2013模电综合试验

电子电路综合实验 实验报告 实验名称:示波器功能扩展电路的设计 学院: 电子工程学院 班级: 姓名: 学号: 2013年5月 示波器功能扩展电路的设计与实现 摘要: 本实验旨在对普通示波器进行功能扩展,实验电路通过时钟产生电路NE555、地址产生电路74LS169、多路模拟开关CD4052、运算放大器LF353(对信号进行放大调整和线性叠加)的使用,将一个普通的双踪示波器改装为多踪示波器,能够实现用示波器一路探头输入稳定显示四路被测信号波形,并且四路被测信号的波形大小可以分别调整。 关键词: 时钟电路、地址产生电路、多路模拟开关、多路示波器 设计任务要求: 1、实验目的: 1) 深入掌握运算放大器组成加法器的应用 2) 掌握 555 定时器用作多谐振荡器的方法 3) 学习模拟多路选择器的工作原理和使用方法 4) 巩固示波器原理和使用方法 5) 提高独立设计电路和调研验证实验的能力 2、实验要求 设计一个将普通双踪示波器改装成为多踪示波器的电路,包括多踪示波器的时钟电路、位移电路、衰减和放大电路。能够实现用示波器一路探头输入稳定显示四路被测信号波形。输入信号幅度为0~10V,频率不低于500Hz,系统电源DC±5V。四路被测信号波形的大小可以分别调整。 四、设计思路、总体结构框图: 输出 五、 分块电路和总体电路的设计: 5.1时钟产生电路: 利用NE555构成多谐振荡器,产生20K到200KHz的方波,其高低相间的电平可作为后续地址产生电路的控制信号。 电路组成: 用555定时器构成的多谐振荡器电路如所示:图中电容C、电阻R1和R2作为振荡器的定时元件,决定输出矩形波正、负脉冲的宽度。定时器的触发输入端(2脚)和阀值输入端(6脚)与电容相连;集电极开路输出端(7脚)接R1、R2相连处,用以控制电容C的充、放电;外界控制输入端(5脚)通过0.1uF电容接地。 多谐振荡器的工作波形如图所示: 电路接通电源的瞬间,由于电容C来不及充电,Vc=0,所以555定时器状态为1,输出Vo为高电平。同时,集电极输出端(7脚)对地断开,电源Vcc对电容C充电,电路进入暂稳态,此后,电路周而复始地产生周期性的输出脉冲。多谐振荡器两个暂稳态的维持时间取决于RC充、放电回路的参数。暂稳态的维持时间,即输出Vo的正向脉冲宽度;暂稳态的维持时间,即输出Vo的负向脉冲宽度。   因此,振荡周期,振荡频率。正向脉冲宽度T1与振荡周期T之比称矩形波的,由上述条件可得,若使,则D≈1/2,即输出信号的正负向脉冲宽度相等的矩形波()。 F左右,R2为总阻值为10KΩ的电位器,理论计算可以产生要求频率的时钟信号。 5.2地址产生电路: 1) 电路组成: 74LS169是模16的同步二进制计数器,可以通过4位二进制输出来计时钟沿的个数,本设计中利用其2位输出、作为多路选择开关CD4052的地址。 2) 工作原理: 对照第一节中的功能表,本实验中169计数器的和计数控制端(低电平有效)和U/加/减计数方式控制端均接地,采取减计数方式进行计数。P0、P1、P2、P3四个并行输入端均接地。CLK时钟信号输入端(上升沿有效)输入555定时器产生的时钟信号, 由时序图知169计数器会计数时钟信号上升沿的个数,则输出555时基信号的二分频信号,输出四分频信号。输出11、10、01、00计数信号,这4个2位输出可以作为多路选择开关CD4052的地址。 5.3阶梯波产生电路/信号输入电路 1) 电路组成: CD4052为双回路模拟开关,一路作为直流通道,另一路为信号通道,两路信号通过衰减器后在示波器上显示4路不同的波形。 工作原理: 0 1 数据输出 X/Y 2 3 模拟开关CD4052的X0、X1、X2、X3为X通道输入端OUT(X)端为X通道输出端,Y0、Y1、Y2、Y3端为Y通道输入端,OUT(Y)端为Y通道输出端,为使能端,低电平有效,故在本电路中接地。由于4路输入信号为交流信号,故使用双电源供电,除保证交流信号正常传输外,同时也扩大了信号输出的动态范围。直流通道是由2KΩ、1KΩ、1KΩ、1KΩ电阻组成的分压网络,分别取出3V、2V、1V、0V的直流电压作为所要显示信号波形的

文档评论(0)

1234554321 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档