3-数字IC设计流程课案.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
Jicheng_training@ Jicheng_training@ 数字IC设计流程 数字IC设计流程 制定芯片的具体指标 用系统建模语言对各个模块描述 RTL设计、RTL仿真、硬件原型验证、电路综合 版图设计、物理验证、后仿真等 具体指标 制作工艺 裸片面积 封装 速度 功耗 功能描述 接口定义 算法模型 c/matlab code RTL HDL vhdl/verilog NETLIST verilog Standcell library 综合工具根据基本单元库的功能-时序模型,将行为级代码翻译成具体的电路实现结构 LAYOUT gds2 基于standcell的ASIC设计流程 布局布线工具根据基本单元库的时序-几何模型,将电路单元布局布线成为实际电路版图 对功能,时序,制造参数进行检查 TAPE-OUT Digital IC design flow Marketing request Architecture specs Architecture engineer Project function spec Top architect design spec Design spec example RTL coding RTL design engineer/design engineer 使用verilog编程实现 Arch/algorithm emulation algorithm engineer C/C++/Matlab Digital IC design flow IP Level RTL coding IP Level RTL simulation IP level verification IP Level Verification engineer Makefile 仿真验证工具: Synopsys:VCS Mentor:ModelSim Cadence:Verilog-XL Cadence :NC-Verilog Unit/chip Level RTL simulation Unit/chip level verification fullchip Verification engineer C/C++/systemc/ systemVerilog/UVM Integrate engineer Full_chip test plan verification spec/test plan Digital IC design flow Logic synthesis 逻辑综合的结果就是把设计实现的HDL代码翻译成门级网表netlist。 逻辑综合需要基于特定的综合库,不同的库中,门电路基本标准单元(standard ????? cell)的面积,时序参数是不一样的。 gatelevel level verification gatelevel Verification engineer ASIC design engineer 逻辑综合工具: Synopsys:Design Compiler(DC)Cadence:RC,Synplicity:Synplify Digital IC design flow 形式验证 从功能上(STA是时序上)对综合后的网表进行验证。常用的就是等价性检查(Equivalence Check)方法,以功能验证后的HDL设计为参考,对比综合后的网表功能,他们是否在功能上存在等价性。这样做是为了保证在逻辑综合过程中没有改变原先HDL描述的电路功能 ASIC front-end Design engineer 形式验证工具: Synopsys:Formality Digital IC design flow STA 静态时序分析,这也属于验证范畴,它主要是在时序上对电路进行验证,检查电路是否存在建立时间(setup time)和保持时间(hold time)的违例(violation)。 ASIC front-end Design engineer STA工具: Synopsys:Prime Time(PT) Tcl Script STA timing满足,得到最终netlist Digital IC design flow STA 静态时序分析,这也属于验证范畴,它主要是在时序上对电路进行验证,检查电路是否存在建立时间(setup time)和保持时间(hold time)的违例(violation)。 ASIC front-end Design engineer 形式验证工具: Synopsys:Prime Time(PT) Tcl Script STA timing满足,得到最终netlist DFT(design for test) DFT eng

文档评论(0)

希望之星 + 关注
实名认证
文档贡献者

我是一名原创力文库的爱好者!从事自由职业!

1亿VIP精品文档

相关文档