- 1、本文档共127页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
VHDL中文教程教程.ppt
VHDL培训教程;VHDL培训教程;第一讲、VHDL简介及其结构;VHDL-
VHSIC Hardware Decription Language
其中VHSIC-
Very High Speed Integrated Circuit
电子设计自动化的关键技术之一是要求用形式化
方法来描述硬件系统。VHDL适应了这种要求。;VHDL和Verilog HDL;VHDL的发展历史;VHDL在电子系统设计中的应用;VHDL在电子系统设计中的应用;VHDL在电子系统设计中的应用;VHDL在电子系统设计中的应用;VHDL在电子系统设计中的应用;VHDL在电子系统设计中的应用;如何使用VHDL描述硬件实体;library IEEE;
use IEEE.std_logic_1164.all;
use IEEE.std_logic_unsigned.all;
entity count is
port ( clock,reset: in STD_LOGIC;
dataout: out STD_LOGIC_VECTOR (3 downto 0) );
end count;
architecture behaviorl of count is
signal databuffer: STD_LOGIC_VECTOR (3 downto 0);
begin
dataout=databuffer;
process(clock,reset)
begin
if (reset=1) then databuffer=0000;
elsif (clockevent and clock=1) then
if databuffer=1000 then
databuffer=0000; else databuffer=databuffer+1;
end if;
end if;
end process;
end behavioral;;VHDL结构要点;VHDL结构要点;VHDL结构要点;VHDL结构要点;VHDL结构要点;VHDL结构要点;VHDL结构要点;VHDL结构要点;;VHDL中的设计单元;VHDL中的设计单元;Library 库的概念;Library 库的概念;Package 包的概念;VHDL中的结构关系;VHDL简介及其结构;第二讲、VHDL对象、操作符、数据类型;VHDL对象、操作符、数据类型;VHDL对象、操作符、数据类型;VHDL中的对象使用;VHDL对象、操作符、数据类型;VHDL对象、操作符、数据类型;VHDL对象、操作符、数据类型;VHDL 的基本类型;VHDL 的基本类型;VHDL 的基本类型;VHDL 的基本类型和赋值;VHDL 的基本类型和赋值;VHDL 的基本类型和赋值;VHDL 的基本类型和赋值;VHDL 的基本类型和赋值;VHDL 的基本类型和赋值;VHDL 的基本类型和赋值;VHDL 的基本类型和赋值;在VHDL中定义自己的类型;在VHDL中定义自己的类型;在VHDL中定义自己的类型;在VHDL中定义自己的类型;在VHDL中定义自己的类型;在VHDL中定义自己的类型;在VHDL中定义自己的类型;在VHDL中定义自己的类型;IEEE 1164中定义的类型;IEEE 1164中定义的类型;IEEE 1164中定义的??型;IEEE 1164中定义的类型;类型使用例子;类型使用例子;类型使用例子;VHDL中的操作符;VHDL中的操作符;VHDL中的操作符;VHDL中的操作符;VHDL中的操作符;VHDL中的操作符;VHDL中的操作符;VHDL中的操作符;VHDL中的操作符;第三讲VHDL中的控制语句及模块;VHDL中的控制语句及模块;VHDL中的控制语句及模块;VHDL中的控制语句及模块;VHDL中的architecture;Architecture中的Block;Architecture中的Block;Architecture中的Block;Architecture中的process;Architecture中的process;process例子-值的更新;Architecture中的process;不符和设计要求;Architecture中的subprogram;Architecture中的subprogram;Architecture中的subprogram;Architecture中的subprogram;顺序执行语句sequential statement;顺序执行语句sequential
您可能关注的文档
- Howtodoclozetests高考总体要求完形填空全面考查学生的语言知识.ppt
- HP38G图形计算器教学讲义.doc.doc
- hpp综述汇报.ppt.ppt
- HPVM部署实践-HPECommunity.doc
- HS32-YQ3000-C烟尘烟气分析仪采样布点方法介绍确认仪器连接正常.doc
- HT-7欧姆H模实验以及能量约束的研究-EAST.ppt
- I-台北市私立十信高级中学.doc
- ICC430编辑编译+NoICE仿真应用笔记.doc
- ICR-607操作说明书.doc
- IEEECS数据库内容.ppt
- 数据仓库:Redshift:Redshift与BI工具集成.docx
- 数据仓库:Redshift:数据仓库原理与设计.docx
- 数据仓库:Snowflake:数据仓库成本控制与Snowflake定价策略.docx
- 大数据基础:大数据概述:大数据处理框架MapReduce.docx
- 实时计算:GoogleDataflow服务架构解析.docx
- 分布式存储系统:HDFS与MapReduce集成教程.docx
- 实时计算:Azure Stream Analytics:数据流窗口与聚合操作.docx
- 实时计算:Kafka Streams:Kafka Streams架构与原理.docx
- 实时计算:Kafka Streams:Kafka Streams连接器开发与使用.docx
- 数据仓库:BigQuery:BigQuery数据分区与索引优化.docx
文档评论(0)