- 6
- 0
- 约2.49千字
- 约 82页
- 2017-04-19 发布于上海
- 举报
電子设计竞赛培训数字电路
电子设计竞赛培训
数字电路;1.组合逻辑电路
2.锁存器与触发器
3.时序逻辑电路
4.脉冲波形的变换与产生
5.EDA设计;一、组合电路的特点;二、组合电路逻辑功能表示方法;典型组合逻辑集成电路
真值表,功能表
编码器:2n→ n
普通编码器/优先编码器
使能端
CD4532: 8-3线优先编码器
译码器/数据分配器: n → 2n
译码器扩展:正确设置使能端
逻辑函数用译码器实现:译码器输出端为输入函数最小项
74X138:2-4线译码器
74X139:3-8线译码器;数据选择器MUX
地址选择端-n、输入数据源端- 2n ,输出端-单/互补
数据选择器扩展
逻辑函数发生器:类似译码器
数据选择器输出端为地址选择端最小项与各输入数据源端乘积之和
74HC151:地址选择端-3、数据源端- 8
数值比较器
3个输出端:FAB,FAB,FA=B
位数扩展
确定高低位比较顺序,扩展输入端连接
串/并联比较方式选择
74HC85:4位数值比较器;
半加器、全加器
区别:进位操作
串行进位加法器
结构简单,速度慢
超前进位加法器
位数扩展
确定高低位顺序
上级进位输出端与下级进位输入端连接
串/并联方式选择;级间超前进位
74HC283:4位超前进位加法器
74LS182:超前进位产生器;减法器
正数用原码表示,负数用补码表示
用加法器实现
74HC181:集成算术/逻辑单元ALU
通过
原创力文档

文档评论(0)