8088总线操作和时序.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
8088总线操作和时序

8088的总线操作和时序;一、8088基本结构;2、寄存器结构;3、8088的引脚;S3-S6分时复用 T1 状态时输出高四位地址 IO操作时不使用 T2、T3、Tw、T4输出本身状态 S3、S4指示被使用的段寄存器 0 0 ES 0 1 SS 1 0 CS 1 1 DS S5中断允许标志 S6始终为低;二、8088的总线;若要构成的系统较大,要求有较强的驱动能力,8088要通过一个总线控制器8288来形成各种总线周期,控制信号由8288给出。这时,8088就处在最大组态。 在两种组态下,8088引脚的脚24~31有不同的名称和意义,引脚MN/MX定义8088处在什么组态。当MN/MX连接电源(+5V)时则为最小组态,若接地则为最大组态。;(1)最小组态;8284 时钟发生器;(2)最大组态;8284 时钟发生器;三、8088的时序;(2)Tw状态 READY准备就绪输入线决定是否在T3、T4状态之间插入Tw状态。 存储器或输入输出设备准备就绪时置READY为高;否则置为低。 CPU在T3的下降沿采样READY,如不为高则插入Tw状态。并且在Tw的下降沿继续采样READY信号,为低则继续插入Tw状态,直到READY维高进入T4状态。;2、8088时序 (1)存储器读周期 (2)存储器写周期 (3)I/O周期 与存储器读写时序相同,IO/M有效电平与存储器相反。 (4)中断响应周期 第一个周期使A15-A0浮空,第二个周期外设应向 数据线上传送中断向量。两个周期都给出INTA信号;向量类型

您可能关注的文档

文档评论(0)

hhuiws1482 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:5024214302000003

1亿VIP精品文档

相关文档