8译码器-欢迎来到.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
8译码器-欢迎来到.ppt

4.1 存储器概述;4.1.1 半导体存储器的分类;半导体存储器的分类;读写存储器RAM;只读存储器ROM;4.1.2 半导体存储器芯片的结构;1. 存储体;2.地址译码电路;3片选和读写控制逻辑;4.1.3 随机存取存储器;1. 静态RAM;2. 动态RAM;4.1.4 只读存储器;1. EPROM;2. EEPROM;4.1.5 存储芯片与CPU的连接;4.1.6 存储器芯片与处理器连接 ;2 存储器地址译码器 存储器系统设计是将芯片与所确定的地址空间联系起来,即将芯片中的存储单元与实际地址一一对应,这样才能通过寻址对存储单元进行读写。每一个存储器芯片都有一定数量的地址输入端,用来接收CPU的地址输出信号。CPU的地址输出信号,原则上每次只能寻址到一个存储单元,到底一个地址信号实际上能够寻址到哪个芯片(或几个芯片共同组成一个8位的单元)上的哪一个单元,这就要由地址译码器来确定。;74LS138 3:8译码器 ;3存储器芯片与CPU的连接 ;CPU总线的负载能力 ;存储器与CPU的速度匹配问题 ;存储器的寻址方法 ;2)全译码法 全译码法将高位地址线全部作为译码器的输入,用译码器的输出作片选信号。在这种寻址方法中,低位地址线用作字选,与芯片的地址输入端直接相连;高位地址线统统连接进译码电路,用来生成片选信号。这样,所有的地址线均参与片内或片外的地址译码,不会产生地址的多义性和不连续性。在全译码方式中,译码电路的核心常用一块译码器充当,例如前面介绍的74LS138等。(另外还有部分译码的方法:就是部分高地址不参加译码,缺点是地址的多义性和不连续性,优点是结构简单。);全译码的两个例子 ;分析8255A端口地址(部分译码) ;32K×8的SRAM芯片62256

文档评论(0)

170****0532 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

版权声明书
用户编号:8015033021000003

1亿VIP精品文档

相关文档