- 1、本文档共95页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第11章 EDA技术实验
第二篇 实验部分;第二篇 实验部分;第二篇 实验部分;实验1 简单逻辑电路的原理图设计;实验1 简单逻辑电路的原理图设计;实验1 简单逻辑电路的原理图设计;实验1 简单逻辑电路的原理图设计;实验1 简单逻辑电路的原理图设计;实验2 计数器的原理图设计;实验2 计数器的原理图设计;实验2 计数器的原理图设计;实验2 计数器的原理图设计;实验2 计数器的原理图设计;实验2 计数器的原理图设计;实验2 计数器的原理图设计;实验2 计数器的原理图设计;实验3 多路选择器与编码器的VHDL设计;实验3 多路选择器与编码器的VHDL设计;实验3 多路选择器与编码器的VHDL设计;实验3 多路选择器与编码器的VHDL设计;实验3 多路选择器与编码器的VHDL设计;实验3 多路选择器与编码器的VHDL设计;实验3 多路选择器与编码器的VHDL设计;实验4 计数器的VHDL设计;实验4 计数器的VHDL设计;实验4 计数器的VHDL设计;实验4 计数器的VHDL设计;实验4 计数器的VHDL设计;实验4 计数器的VHDL设计;实验4 计数器的VHDL设计;实验4 计数器的VHDL设计;实验4 计数器的VHDL设计;实验4 计数器的VHDL设计;实验4 计数器的VHDL设计;实验4 计数器的VHDL设计;实验4 计数器的VHDL设计;实验4 计数器的VHDL设计;实验4 计数器的VHDL设计;实验4 计数器的VHDL设计;实验5 寄存器的VHDL设计;实验5 寄存器的VHDL设计;实验5 寄存器的VHDL设计;实验5 寄存器的VHDL设计;实验5 寄存器的VHDL设计;实验5 寄存器的VHDL设计;实验5 寄存器的VHDL设计;实验6 二进制全加器设计;实验6 二进制全加器设计;实验6 二进制全加器设计;实验6 二进制全加器设计;实验6 二进制全加器设计;实验7 16进制计数器设计;实验7 16进制计数器设计;实验7 16进制计数器设计;实验8 计数译码显示电路设计 ;实验8 计数译码显示电路设计 ;实验8 计数译码显示电路设计 ;实验8 计数译码显示电路设计 ;实验8 计数译码显示电路设计 ;实验9 8位数码动态扫描显示电路设计;实验9 8位数码动态扫描显示电路设计;实验9 8位数码动态扫描显示电路设计;实验9 8位数码动态扫描显示电路设计;实验9 8位数码动态扫描显示电路设计;实验10 简单状态机设计;实验10 简单状态机设计;实验10 简单状态机设计;???验10 简单状态机设计;实验10 简单状态机设计;一. 实验目的
1. 掌握4X4键盘扫描电路原理和VHDL设计方法。
2. 学习VHDL语言设计较复杂电路。
三. 实验要求
1. 预习4X4键盘扫描的相关知识。
2. 用VHDL方式完成4X4键盘扫描设计。
3. 完成电路编译、仿真和下载,进行结果验证。
;实验11 4X4键盘扫描电路设计;实验11 4X4键盘扫描电路设计;实验11 4X4键盘扫描电路设计;实验12 8*8点阵显示电路设计;实验12 8*8点阵显示电路设计;实验12 8*8点阵显示电路设计;实验12 8*8点阵显示电路设计;实验12 8*8点阵显示电路设计;实验12 8*8点阵显示电路设计;实验12 8*8点阵显示电路设计;实验13 4位十进制频率计设计;实验13 4位十进制频率计设计;实验13 4位十进制频率计设计;实验13 4位十进制频率计设计;实验13 4位十进制频率计设计;实验13 4位十进制频率计设计;实验14 简易波形信号发生器设计;实验14 简易波形信号发生器设计;实验14 简易波形信号发生器设计;实验14 简易波形信号发生器设计;实验15 交通灯控制电路设计;实验15 交通灯控制电路设计;实验15 交通灯控制电路设计;实验15 交通灯控制电路设计;实验15 交通灯控制电路设计
文档评论(0)