2014年6月_数字电路复习.pptVIP

  1. 1、本文档共82页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
2014年6月_数字电路复习

;第四章 组合逻辑电路;数字显示译码器(7段显示译码器);优点:工作电压低?体积小?寿命长?可靠性高。;5;(2) BCD — 七段显示译码器(典型芯片7448); 图 4.2.15 0~15十六个字符显示;表4.2.3 7448功能表;9;图 4.2.17 用7448驱动BS201A的连接方法;第五章 触发器;一. DFF(维持 — 阻塞DFF);2?功能描述(重点掌握);(3)激励表(重点掌握);举例: 例一: 二分频电路(DFF处于计数状态);例二:用DFF接成2位二进制加法计数器;例三: 维持—阻塞D触发器的CP和D信号如 图所示,设触发器Q端的初始为“0”, 试作触发器Q端的输出波形。;例四: 维阻D触发器构成的电路如图所示, 试作Q端波形。;例五:; 5.8 维阻D触发器构成的电路如图P5.8所示, 试作Q端波形。;二. 边沿JKFF;2?特征方程(重点掌握);4?激励表(重点掌握);24;例二: 画出图中Q端的波形,设初态为“0” 。 ;5.14 试作出图P5.14中Q端和Z端的波形。设 Q的初始状态为“0”。;27;第六章 时序逻辑电路; MSI移位寄存器(典型芯片:74194重点掌握);■ 功能表; 在计算机通信中,一般人们把8位二进制划分为一个字节,从发送机发送数据时,通常是以串出的形式,一个码一个码地发送(即:并入—串出),对于接收机上的CPU来讲,它有一个控制信号告诉接收机的计算机数据还没有到齐,请计算机等待。; 当接收机收到的数满了,就将告诉计算机,它可以取数了。那么,通知计算机可以取数的信息,就是通过一位标志位来进行的。当标志位=0时,通知计算机可以取数。 在图6.4.7中 D1 = 0 就是作为标志位。;1)串行→并行(接收机) ;工作过程:;35;2)并行→串行 (发送机);工作过程:;38;强调:启动信号;3. MSI二进制计数器;④ 工作模式控制端P?T 。(用于级联);例6.6.1设计产生序列码F计数型序列码发生器。采用MSI , 即:74161和74151 实现电路。 解:;43;习题6.40 写出图P6.40中74161输出端的状态编码及74151输出端产生的序列信号。;3) 列真值表;4) 求序列码;例二:试分析下图电路,完成要求1和要求2。;例三:用一片74194和若干与非门设计一个产生序列码为110100, ··· 且能自启动的序列信号发生器。 要求:导出DSL的表达式并画???电路。;Q1 Q2 Q3 DSL ;电路图;例四:分析下图的模长及自启动性。要求列出状态转移真值表,并写出Q3的输出序列。; Q3 Q2 Q1 Q0 0 0 0 1;例五:试用74194及74151设计产生序列 11100010011010,···要求电路具有自启动性。;注意:要使电路具有自启动性, 0000一定要取“1”, 才能使0000→0001。 1111一定要取“0”, 才能使1111→1110。;55;例七:分析下图电路,写出状态转移表(设初态 Q3 Q2 Q1 Q0=0111)。;74151 : D0= D1= D2= D3=D5=0 , D4= D6= D7= 1 A2= Q2 , A1= Q1 , A0= Q0 。 F1= Q2 F2= Y;列状态转移表 Q2 Q1 Q0 F1 F2;59;6.4 试画出用MSI移存器74194构成8位串行—并行码的转换电路(用三片74194或两片74194和一个D触发器)。;题6.4 8位串入—并出转换电路的状态转移表;题6.4 图1 ;(2)用两片74194、一个D触发器(和与非门)构成。;串入;Q8’n+1的卡诺图;6.40 写出图P6.40中74161输出端的状态编码表及74151输出端产生的序列信号。;解:74161采用复0法,实现模M=10的计数器,;74151输出端产生的序列信号为:;6.42 用74194设计序列信号发生器产生序列信号:; Q2Q3 Q1;(2)列状态转移表: ;第八章 D/A和A/D 变换 ;例1 已知 uOm= 5V,n = 10,则;74;75;76;77;78;79;80;81;82

文档评论(0)

jdy261842 + 关注
实名认证
文档贡献者

分享好文档!

1亿VIP精品文档

相关文档