- 31
- 0
- 约5.94千字
- 约 77页
- 2017-04-23 发布于四川
- 举报
CM0S集成电路设计基础
CMOS集成电路设计基础-数字集成电路基础;对逻辑门的基本要求;(2)噪声容限:芯片内外的噪声会使电路的响应偏离设计的期望值(电感、电容耦合,电源与地线的噪声)。一个门对于噪声的敏感程度由噪声容限表示。;;高电平噪声容限;最低输入高电平(VIHmin)
最低输出高电平(VOHmin)
最高输入低电平(VILmax)
最高输出低电平(VOLmax)
高电平噪声容限(NMH) = VOHmin - VIHmin
低电平噪声容限(NML) = VILmax - VOLmax
;
;(3)逻辑门的“单向性”:输出电平的变化不应出现在任何一个输入上但实际情况在输出与输入之间总有反馈。(如密勒效应)
(4)逻辑门的扇出(Fan-out) 和逻辑门的扇入(Fan-in);(5)逻辑门的面积与复杂性(集成度与速度)
(6)动态性能(由动态或瞬态响应来决定)
上升时间、下降时间(tr ,tf )
传播时间(tPHL ,tPLH ,tP)
一个门的传播时间与扇出和扇入数有关
测量门的延时可以用环型振荡器电路(一般至少五级反相器)实际电路的最高工作频率比环振测得的低50-100倍;延时的定义;环型振荡器;(7)逻辑门的功耗
瞬时功耗: p(t) =v(t)i(t) =Vsupplyi(t)
峰值功耗: Ppeak =Vsupplyipeak
平均功耗:;功(热)耗对设计的要求:
功耗影
原创力文档

文档评论(0)