测频仪的设计.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
情境五 测频仪的设计;子情境1 控制电路的设计;相关知识 一、时序逻辑电路的特点 按照逻辑功能和电路组成的不同,数字电路可以分为组合 逻辑电路和时序逻辑电路两大类。时序逻辑电路的输出不 仅取决于当时的输入,还与电路原来的状态有关,即具有 记忆功能。 时序逻辑电路,简称时序电路,图5.1.1所示是它的结构示 意框图。时序电路由两部分组成,一部分是已经介绍过的 组合逻辑电路,一部分是由触发器构成的存储电路,其中 触发器是时序逻辑电路的基本单元。 ;1.逻辑功能特点 在数字电路中,凡是任何时刻电路的稳态输出,不仅和该时刻 的输入信号有关,而且还取决于电路原来状态的电路,都叫做 时序逻辑电路,这既可以看成是时序逻辑电路的定义,也是其 逻辑功能的特点。;2.电路组成特点 时序逻辑电路的状态是由存储电路来记忆和表示的,所以从电路组成看,时序电路一定包含有作为存储单元的触发器。实际上,时序电路的状态,就是依靠触发器记忆和表示的,时序电路中可以没有组合电路,但不能没有触发器。 3.时序逻辑电路的分类 时序逻辑电路按状态转换情况的不同可分为同步时序电路和异步时序电路两大类。同步时序电路是指电路中所有触发器都受同一时钟脉冲的控制,它们的状态改变在同一时刻发生;而异步时序电路不用统一的时钟脉冲,各触发器的状态改变不在同一时刻发生。典型的时序逻辑电路有寄存器和计数器。 二、时序逻辑电路的基本分析方法 时序逻辑电路的分析就是对于给定的时序逻辑电路,求其状态表、状态图或时序图,从而确定该电路的逻辑功能和工作特点。;1.分析的一般步骤;①时钟方程:列出各个触发器时钟信号的逻辑表达式; ②输出方程:列出时序逻辑电路各个输出信号的逻辑表达式; ③驱动方程:列出各个触发器同步输入端信号的逻辑表达式。 (2)求状态方程 把驱动方程代入相应触发器的特性方程,即可求出时序逻辑 电路的状态方程,也就是各个触发器次态输出的逻辑表达式, 因为任何时序电路的状态,都是由组成该时序电路的各个触 发器来记忆和表示的。 (3)状态计算 把电路输入和现态的各种可能取值,代入状态方程和输出方 程进行计算,求出相应的次态和输出。这里要注意以下几点;;②电路的现态,即组成该电路各个触发器的现态的组合; ③不能漏掉任何可能出现的现态和输入的取值; ④现态的起始值如果给定了,则可以从给定值开始依次进行 计算,倘若未给定,那么就可以从自己设定的起始值开始依 次计算。 (4)画状态图或列状态表、画时序图 画状态图或列状态表、画时序图时应注意以下几点: ①状态转换是由现态转换到次态,不是由现态转换到现态, 更不是由次态转换到次态; ②输出是现态和输入的函数,不是次态和输入的函数; ③画时序图时要明确,只有当CP触发沿到来时相应触发器 才会更新状态,否则只会保持原状态不变。 ;(5)电路功能说明 一般情况下,用状态图或状态表就可以反映电路的工作特性。 但是,在实际应用中,各个输入信号和输出信号都有确定的 物理含义,因此,常常需要结合这些信号的物理含义,进一 步说明电路的具体功能,或者结合时序图说明对时钟脉冲与 输入、输出及内部变量之间的时间关系。 ;解:(1)写方程式。 ①时钟方程为 CP0=CP1=CP2=CP;(3)状态计算 依次假设电路的现在状态。代入状态方程式和输出方程式,进 行计算,求出相应的次态和输出,结果见表5.1.1。;表5.1.1 例5.2.1状态表;(4)画状态图与时序图,如图5.1.4和图5.1.5所示。;(5)有效状态、有效循环、无效状态、无效循环、能自启动和不能自启动的概念。 ①有效状态与有效循环。 有效状态:在时序逻辑电路中,凡是被利用了的状态,都叫 做有效状态。例如,在图5.1.4所示状态图中,图5.1.4(a)里的6个状态被利用了,故都是有效状态。 有效循环:在时序逻辑电路中,凡是有效状态形成的循环, 都称为有效循环。例如,图5.1.4(a)所示的循环就是有效循环,其中的6个状态都是有效状态。 ②无效状态与无效循环。 无效状态:在时序逻辑电路中,凡是没有被利用的状态,都叫做无效状态。例如,在图5.1.4(b)中的010和101,就是无效状态。 无效循环:如果无效状态形成了循环,那么这种循环就称为无效循环。图5.1.4(b)所示的循环就是无效循环,因为010、101是无效状态。;③能自启动和不能自启动 能自启动:在时序逻辑电路中,虽然存在无效状态,但它们 没有形成循环,这样的时序逻辑电路叫做能够自启动的时序 逻辑电路。 不能自启动:在时序逻辑电路中,如果存在无效状态,而且 它们之间形成循环,这样的时序逻辑电路叫做不能自启动的 时序逻辑电路。例如,图5.1.4(b)所示状态图中,即存在无效 状态010、101,又形成了无效循环,因此,图5.1.3所示

文档评论(0)

annylsq + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档