- 1、本文档共43页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第7章数字系统分析
第七章 数字系统的分析与设计 ;7.1 概述;7.2 数字系统的扩展;例:试用两片8线-3线优先编码器74LS148组成16线-4线优先编码器;原理:;
例:用两片74151组成 “16选1”数据选择器;;
例:试用两片3线-8线译码器74LS138组成4线-16线译码器
;
二、中规模集成时序逻辑电路的功能扩展
1、用74LS194构成八位双向移位寄存器。
;
2、试用两片74LS161接成八位二进制计数器
方法一:串行进位方式(异步方法);
2、试用两片74LS161接成八位二进制计数器
方法二:并行进位方式(同步方法);
3、试用两片同步十进制计数器74160接成二十九进制计数器。
方法一:整体清零法(清零信号为29)
;
3、试用两片同步十进制计数器74LS160接成二十九进制计数器。
方法二:整体置数法(置数信号为28)
;
4、如果要构成一个M进制计数器,当M>N且M为合数时,可将M分解为N1与N2之积,即将两个计数器分别接成N1进制计数器和N2进制计数器, 然后以并行进位方式或串行进位方式将它们连接起来。
当M不为合数时,可采用整体清零方式或整体置数方式。;八十三进制计数器;例:如用两片74290采用异步级联方式组成的二位8421BCD码十进制加法计数器。 模为10×10=100;
三、存储器容量的扩展
1、位扩展的方式;
2、字扩展方式
;7.3 数字系统的分析;二、分析举例
1、组合复合型数字系统
由2片74LS283和1片74LS85组成BCD码加法器
2、时序组合型数字系统
1)两片4位加法器74283和4片移位寄存器74LS194组成硬件加法电路
2)74LS161和74LS138组成顺序脉冲发生器
3)74LS161和74LS151组成的序列信号发生器;3、组合时序型数字系统
用8线-3线优先编码器74LS148和同步四位二进制计数器74LS161组成的可控分频器
4、时序复合型数字系统
由74LS194和74LS160组成跳频信号发生器
;例7.9(P241);∴ 电路为十进制BCD码加法器;例:7.10;原理:;例7.11;例7.12;原理:;原理:;例7.13;原理:;已知:74LS194的初始状态为0001,fcp1=10KHZ , fcp2=10HZ
试分析输出Y波形的频率成份。;原理:;CP2;例: 试用计数器74161和数据选择器设计一列发器。;例:组成脉冲分配器;7.4 数字系统的设计;数字系统的组成;二、、模块化设计方法的步骤
逻辑抽象,确定输入、输出逻辑变量和电路状态数
确定系统的时钟信号;
(3)根据系统的设计要求, 划分系统的模块;
(4)根据各功能模块的要求选用SSI、MSI、LSI实现;
(5)画出数字系统电路图。;三、举例
试设计一个八层电梯楼层显示控制器, 要求如下:
(1) 能显示电梯行进楼层的位置;
(2) 能响应电梯楼层按钮的呼唤, 控制电梯的上、下行;
(3) 电梯在行进时不响应呼梯;
;电梯楼层显示控制器的模块图;;试用两片74LS148接成16线-4线优先编码器
试用两片CC14585组成一个8位数值比较器
试用2片74LS283和1片74LS85组成BCD码加法器
试用两片4位加法器74283和4片移位寄存器74LS194组成硬件算法电路
试用74LS161和74LS138组成顺序脉冲发生器
试用74LS161和74LS151组成的序列信号发生器
试用8线-3线优先编码器74LS148和同步四位二进制计数器74LS161组成的可控分频器
试用74LS194和74LS160组成跳频信号发生器
您可能关注的文档
最近下载
- 精神科物理治疗.pptx VIP
- 初中生英语读书专题讲座课件-阅读讲座.ppt VIP
- 2024北京五中高一(上)第一次段考数学试题及答案.pdf VIP
- 2024年宁波前湾控股集团有限公司人员招聘考试真题.docx VIP
- 2025年儿童青少年近视防控白皮书.pdf VIP
- 恢复强制执行申请书.pdf VIP
- 2024北京二中高一(上)段考一数学试题及答案.docx VIP
- 2025年湖州市吴兴区小升初数学秋季入学摸底测试卷(含答案).doc VIP
- 2025年湖州市吴兴区小升初语文秋季入学摸底测试卷(含答案).doc VIP
- 山东省济南市2022年中考英语七选五专项突破(三)(word版含答案).docx VIP
文档评论(0)