- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验一基于QUARTUSII图形输入电路的设计教程
实验一 基于QUARTUSII图形输入电路的设计
实验目的
通过一个简单的3—8译码器的设计,掌握组合逻辑电路的设计方法。
初步了解QUARTUSII原理图输入设计的全过程。
掌握组合逻辑电路的静态测试方法。
实验原理
3-8译码器三输入,八输出。当输入信号按二进制方式的表示值为N时,输出端标号为N的输出端输出高电平表示有信号产生,而其它则为低电平表示无信号产生。因为三个输入端能产生的组合状态有八种,所以输出端在每种组合中仅有一位为高电平的情况下,能表示所有的输入组合。其真值表如表1-1所示
输入输出ABCD7D6D5D4D3D2D1D0000000000010010000001001000000100011000010001000001000010100100000110100000011110000000表1-1 三-八译码器真值表
译码器不需要像编码器那样用一个输出端指示输出是否有效。但可以在输入中加入一个输出使能端,用来指示是否将当前的输入进行有效的译码,当使能端指示输入信号无效或不用对当前信号进行译码时,输出端全为高电平,表示无任何信号。本例设计中没有考虑使能输入端,自己设计时可以考虑加入使能输入端时,程序如何设计。
实验内容
在本实验中,用三个拨动开关来表示三八译码器的三个输入(A、B、C);用八个LED来表示三八译码器的八个输出(D0-D7)。通过输入不同的值来观察输入的结果与三八译码器的真值表(表1-1)是否一致。实验箱中的拨动开关与FPGA的接口电路如下图1-1所示,当开关闭合(拨动开关的档位在下方)时其输出为低电平,反之输出高电平。其电路与FPGA的管脚连接如表1-2所示
拨动开关的输出
对应FPGA管脚名称
图1-1 拨动开关与FPGA接口电路
信号名称对应FPGA管脚名信号说明K1AG12从K1输出到FPGA的AG12K2AA8从K2输出到FPGA的AA8K3AA10从K3输出到FPGA的AA10K4AB8从K4输出到FPGA的AB8K5AC5从K5输出到FPGA的AC5K6AE3从K6输出到FPGA的AE3K7AE4从K7输出到FPGA的AE4K8U8从K8输出到FPGA的U5表1-2 拨动开关与FPGA管脚连接表
LED灯与FPGA的接口电路如图1-2所示,当FPGA与其对应的端口为高电平时LED就会发光,反之LED灯灭。其与FPGA对应的管脚连接如表1-3所示。
图1-2 LED灯与FPGA接口电路
信号名称对应FPGA管脚名说明LED1L5从FPGA的L5至LED1LED2M5从FPGA的M5至LED2LED3T7从FPGA的T7至LED3LED4U7从FPGA的U7至LED4LED5Y4从FPGA的Y4至LED5LED6AB5从FPGA的AB5至LED6LED7AB3从FPGA的AB3至LED7LED8AD4从FPGA的AD42至LED8
表1-3 LED灯与FPGA管脚连接表
实验步骤
下面将通过这个实验,向读者介绍QUARTUSII的项目文件的生成、编译、管脚分配以及时序仿真等的操作过程。
1、建立工程文件
1)选择开始程序AlteraQuartusII8.1 QuartusII8.1(32BIT),运行QUARTUSII软件。或者双击桌面上的QUARTUSII的图标运行QUARTUSII软件,出现如图1-3所示,如果是第一次打开QUARTUSII软件可能会有其它的提示信息,使用者可以根据自己的实际情况进行设定后进入图1-3所示界面。
图1-3 QUARTUSII软件运行界面
2)选择软件中的菜单FileNew Project Wizard,新建一个工程。如图1-4所示。
3)点击图1-4中的NEXT进入工作目录,工程名的设定对话框如图1-5所示。第一个输入框为工程目录输入框,用户可以输入如e:/eda等工作路径来设定工程的目录,设定好后,所有的生成文件将放入这个工作目录。第二个输入框为工程名称输入框,第三个输入框为顶层实体名称输入框。用户可以设定如EXP1,一般情况下工程名称与实体名称相同。使用者也可以根据自已的实际情况来设定。
图1-4 新建工程对话框
图1-5 指定工程名称及工作目录
4)点击NEXT,进入下一个设定对话框,按默认选项直接点击NEX
文档评论(0)