- 1、本文档共33页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第五章中央处理器–1
第五章 中央处理器 5.1 CPU的功能和组成 5.2 指令周期 * * 5.1 CPU功能和组成 5.2 指令周期 5.3 时序产生器和控制方式 5.4 微程序控制器 5.5 硬连线控制器 5.6 传统CPU 5.7 流水CPU 5.8 RISC的CPU 5.9 多媒体CPU 5.1.1 中央处理机(CPU)的功能 1、指令控制(程序执行顺序的控制):程序是一个指令序列,这些指令的相互顺序不能任意颠倒,保证机器按顺序执行程序时CPU的首要任务。 2、操作控制(根据指令的功能发出若干个操作信号),把各种操作信号送往相应的部件,从而控制这些部件按指令的要求进行动作。 3、时间控制(指令的各个操作实施时间的定时) 4、数据加工:对数据进行算术运算和逻辑运算处理。完成数据的加工处理,是CPU的根本任务。 每条指令的定时 每个微操作的定时 图5.1 CPU 模型 CPU 模型如下所示: 运算器 控制器 5.1.2 CPU的基本组成 包括:控制器、运算器、cache三大部分。 1、控制器的主要功能: (1)从指令cache中取出一条指令,并指出下一条指令在指令cache中的位置。 (2)对指令进行译码或测试,并产生相应的操作控制信号,以便启动规定的动作。 (3)指挥并控制CPU、数据cache和输入输出设备之间数据流动的方向。 2、运算器的主要功能: (1)执行所有的算数运算。 (2)执行所有的逻辑运算,并进行逻辑测试,如零值测试或两个值的比较。 5.1.3 CPU中的主要寄存器 各种计算机的CPU可能有这样或那样的不同,但是在CPU中,至少要有六类寄存器,如图5.1所示。 (1) 数据缓冲寄存器DR (2) 指令寄存器IR (4) 数据地址寄存器AR (6) 状态字寄存器PSW (5) 通用寄存器R0-R3 (3) 程序计数器PC (1) 数据缓冲寄存器DR:暂时存放ALU的运算结果,或由数据存储器读出的一个数据字,或来自外部接口的一个数据字。它的作用如下所示: ②补偿CPU和内存、外围设备之间在操作速度上的差别。 ①作为ALU运算结果和通用寄存器之间信息传送中时间上的缓冲; CPU 内存 或I/O 指令 数据 DR 指令 数据 通用寄存器 (2) 指令寄存器IR (Instruction Register)?? 指令寄存器用来存放从存储器中取出的待执行的指令。在执行该指令的过程中,指令寄存器的内容不允许发生变化,以保证实现指令的全部功能。 (3) 程序计数器PC (Programming Counter) 用来存放正在执行的指令的地址或接着将要执行的下一条指令的地址。顺序执行时,每执行一条指令,PC的值应加1,要改变程序执行顺序的情况时,一般由转移类指令将转移目标地址送往PC ,可实现程序的转移。 (4) 地址寄存器AR: (6) 状态字寄存器PSW (5) 通用寄存器R0-R3 保存当前CPU所访问的数据cache存储器单元的地址。 为ALU提供一个工作区。 5.1.4 操作控制器和时序产生器 (1)数据通路: (2)操作控制器: 根据设计方法不同,操作控制器分为: 时序逻辑型 存储逻辑型 寄存器之间传送信息的通路。 根据指令操作码和时序信号,产生各种操作控制信号;选择正确的数据通路。 硬连线控制器 微程序控制器 信息如何在各寄存器之间传送?数据的流动是由什么部件控制的? 采用时序逻辑技术来实现 采用存储逻辑技术来实现 1、硬连线控制器 硬连线控制器,它是采用时序逻辑技术来实现的,其时序控制信号形成部件是由门电路组成的复杂树形网络。 时序逻辑控制器的最大优点是速度快,但是时序控制信号形成部件的结构不规整,使得设计、调试、维修较困难,难以实现设计自动化。 该方法是分立元件时代的产物,以使用最少器件数和取得最高操作速度为设计目标 2、微程序控制器 微程序控制器是采用存储逻辑来实现的,也就是把微操作信号代码化,使每条机器指令转化成为一段微程序并存入一个专门的存储器(控制存储器)中,微操作控制信号由微指令产生。 微程序控制器的设计思想和时序逻辑设计思想截然不同。 由于它增加了一级控制存储器,所以指令执行速度比时序逻辑控制器慢。 它具有设计规整、调试、维修以及更改、扩充指令方便的优点,易于实现自动化设计,已成为当前控制器的主流。 操作控制器产生的控制信号必须定时,为此必须有时序发生器。时序产生器的作用,就是对各种操作信号实施时间上的控制。 2、时序产生器 习题. CPU中有哪些主要寄存器?简述这些寄存器的功能。 解:CPU有以下寄存器: 指令寄存器(I
您可能关注的文档
最近下载
- 内部控制岗位职责详解.pdf VIP
- (外研版2024新教材)英语三年级上册 Unit 1 作业练习设计.docx
- 黄芪多糖提取工艺优化及抗氧化活性的研究.doc
- YBT4001.1-2019 钢格栅板及配套件 第1部分:钢格栅板.pdf VIP
- 人教版小学四年级数学上册《第四单元 三位数乘两位数》大单元整体教学设计[2022课标].pdf
- 移动集团HCIP-云售前解决方案高级工程师培训认证题库.docx
- 印刷行业样品承认书.pdf VIP
- 标准图集-北京市房屋建筑抗震节能综合改造图集 柱、圈梁、钢拉杆加固分册.pdf VIP
- 采购项目质量保证措施.docx VIP
- 2021健康照护师复习题库【附答案】.docx
文档评论(0)