基于H.264高档次标准的一种新颖的8×8/4×4SATD硬件实现.pdfVIP

基于H.264高档次标准的一种新颖的8×8/4×4SATD硬件实现.pdf

  1. 1、本文档共6页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于H.264高档次标准的一种新颖的8×8/4×4SATD硬件实现

西安理工大学学报 JournalofXi’anUniversityofTechnology(2010)Vo1.26No.4 431 文章编号2010)04-0431-06 基于 H.264高档次标准的一种新颖 的8×8/4×4SATD硬件实现 顾梅花 ,余宁梅 ,姜婵 ,路伟 (1.西安理工大学 自动化与信息工程学院,陕西 西安 710048; 2.西安工程大学 电子信息学院,陕西 西安710048) 摘要 :支持 8×8/4×4 自适应变换是 H.264高档次标准的一个重要特性 ,残差变换绝对值和 (sum ofabsolutetransformeddifference,SATD)是各种模式下预测残差代价的评判准则。根据 SATD的运 算特点,提 出一种高度并行的流水线结构 ,通过两级 1一D变换实现 2-D哈达码变换 。采用3-2压缩 器代替传统的加法器实现和值相加 ,提高了运算速度。在 SMIC0.131~mCMOS工艺库下的实验结 果表 明,利用上述思想设计的4×4SATD以及 8×8SATD电路在300MHz的时钟频率下每秒钟处 理的像素数分别为4.8G和19.2G,远远超过了高清视频应用中1920×1080视频序列30帧/s的实 时编码需求。 关键词 :H.264;高档次;SATD;硬件实现 中图分类号:TN919.8 文献标志码 :A NovelHardwareImplementationof8×8/4 ×4SATD BasedonH.264HighProfile GUMei.hua一,YU Ning—mei,JIANG Chan ,LUWei (1.FacultyofAutomationandInformationEngineering,Xi’anUniversityofTechnology,Xi’an710048,China; 2.SchoolofElectronicInformation,Xi’anPolytechnicUniversity,Xi’an710048,China) Abstract:Supportingthatadaptive8 ×8/4 ×4transform isanimportantfeatureofH.246 highprofile, thesumofabsolutetransformeddifference(SATD)isusedasthejudgingcriteriaforthepredictionresi— duecostofeachmode.AccordingtoSATD’Scomputationcharacteristics,thispaperproposesahigh—par- alleledpipelinedarchitecture.One2-dimension(2一D)hadamardtransfomr canbeimplementedbytwo 1一D hadamardtransfomr s.Inaddition,4-2compressorinsteadofthetraditionaladderisemployedtoim- provethetransfomr ationspeed.Usinga0.131xm CMOStechnology.theproposed4 ×4 SATD and8×8 SATD architecturescanprocess4.8G pixels/sand19.2G pixels/srespectivelyattheclock~equencyof 300MHz,whichiswellabovetherequirementoftheHDTV(1920×1080,30fps)realtimeencodingofr th

文档评论(0)

***** + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档