第九章触发器与时序逻辑电路.pptVIP

  • 9
  • 0
  • 约1.28万字
  • 约 74页
  • 2017-05-19 发布于四川
  • 举报
第九章触发器与时序逻辑电路

第九章 触发器和时序逻辑电路 9.1触发器 9.2计数器 9.3寄存器 9.4脉冲单元电路 9.1触发器 9.1.1概述 时序逻辑电路不仅具备组合逻辑电路的基本功能,还必须具备对过去时刻的状态进行存储或记忆的功能。具备记忆功能的电路称为存储电路,它主要由各类触发器组成。时序逻辑电路一般由组合逻辑电路和存储电路(存储器)两部分组成,其结构框图如图9-1所示。 时序逻辑电路的基本单元是触发器,触发器是一种具有记忆功能的单元电路,它有0和1两种稳定状态。当无外界信号作用时,保持原状态不变;在输入信号作用下,触发器可从一种状态翻转到另一种状态。 图9-2为触发器的电路符号示意图,它有两个输出端,分别用Q和表示。要注意是在Q上加一条划线,在图中引出线上加一个小圈,在逻辑表示中就是取反-“非”的含义,即说明两个输出端的状态是相反的,当Q=0时,=1;反之,当Q=1时,=0。触发器一般有1个以上的输入端,此外还有一个触发信号输入端。 9.1触发器 触发器种类很多,根据电路结构,可分为基本触发器、同步触发器、主从触发器和边沿触发器等;根据逻辑功能,又可分为RS触发器、JK触发器、D触发器和T触发器等。 9.1.2常见触发器功能介绍 ⒈ 基本RS触发器 基本RS触发器结构最为简单,是其它各种触发器的基本

文档评论(0)

1亿VIP精品文档

相关文档