集成电路原理第六章习题解答.ppt

  1. 1、本文档共10页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
集成电路原理第六章习题解答

* * 2、画出威尔逊电流镜的电路图、小信号等效电路,并求出其输出电阻r0=? 解: 由Wilson电流镜电路可得其小信号等效电路: 第六章 习题 1、MOS型和双极型模拟集成电路相比各有何特点? 则: 此电路的输出等效电阻 3、已知如下图所示运放,其中MOS管器件参数:K-n=25?A/V2,K-p=10?A/V2,?n=?p=?=0.04V-1, 则: (1)、根据图中所示电路结构判断宜选N阱还是P阱工艺实现集成?简述理由。 (2)、若VDD=5V,VSS=-5V,求运放的静态功耗Pdiss和小信号电压增益AV(忽略输出级产生的负载)。 解: (1)?????? 应采用P阱CMOS工艺。理由: 由电路拓扑可知,该电路为无缓冲二级放大器,差分放大器作输入级,为消除输入NMOS管的衬底偏置效应导致的阈值电压漂移,应使其VBS=0。如将NMOS管做在p型衬底上,则衬底必须接最低电位Vss,而NMOS差分对的共同源端电位至少比Vss高一个饱和压降Vdsat7,必有VBS0,显然有衬偏效应。因此应考虑将NMOS差分对做在P阱中,利用阱的电位浮动技术,将其B、S短接,确保VBS=0。 *

您可能关注的文档

文档评论(0)

yan698698 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档