浅析移位寄存器的Multisim仿真.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
浅析移位寄存器的Multisim仿真.doc

  浅析移位寄存器的Multisim仿真  摘 要:介绍用Multisim仿真软件分析移位寄存器逻辑功能的方法,验证了4-D触发器构成的移位寄存器的逻辑功能。用Multisim仿真软件中的字组产生器产生的信号作为移位寄存器的时钟脉冲和输入数据,字组内容反映移位寄存器的输入信号和控制信号,用Multisim中的逻辑分析仪多踪同步显示各输入信号、控制信号和输出信号波形,直观地描述移位寄存器的工作过程。所述方法创新地解决了移位寄存器工作过程无法用实验仪器验证的问题。关键词:移位寄存器; Multisim仿真; 字组产生器; 逻辑分析仪       Multisim Simulation of Shift Register   LI Chun-ran1, YANG Ya-juan2   (1.Department of Physics, Bohai University, Jinzhou 121000, China; 2.Northent Bureau, Xi’an 710082, China)   Abstract: The method of using Multisim simulation soft simulation soft is employed to synchronously display the s of each input signal, control signal and output signal, and to make the ethod is that the problem that the ents is solved.Key simulation; generator of character set; logic analyzer      0 引 言   寄存器是计算机和其他数字系统中用来储存代码或数据的逻辑部件[1-3],它的主要组成部分是触发器。有时为了处理数据,需要将寄存器中的各位数据在移位控制信号作用下,依次向高位或低位移动1位,具有移位功能的寄存器称为移位寄存器[2]。   常规的硬件实验测试移位寄存器逻辑功能的方法是,将移位寄存器的控制端和数据输入端分别接逻辑电平开关,改变逻辑电平开关为逻辑1、逻辑0,观测输出信号的逻辑状态。存在的问题是,测得各输入/输出信号关系不直观。   用Multisim仿真软件[4-10]进行移位寄存器工作过程波形仿真分析,用虚拟仪器中的字组产生器[4-6]做实验中的信号源,产生所需的各个输入数据和控制信号,用逻辑分析仪[4-6]显示输入数据、控制信号和输出信号波形,可直观描述移位寄存器的工作过程及逻辑功能。   1 移位寄存器工作过程Multisim仿真实验方法   1.1 创建电路   从Multisim的TTL数字IC库中找出所需触发器,将这些触发器串接起来,构成一个移位寄存器。从虚拟仪器库中找出字组产生器、逻辑分析仪[4-6]。   确定字组产生器产生移位寄存器所需的各个控制信号、输入数据信号,确定逻辑分析仪所显示的输入控制信号、输入数据信号及输出函数信号,将第一位触发器的输入端和各触发器的控制端接字组产生器,各个触发器的输入端和输出端接逻辑分析仪。   1.2 设置字组产生器   确定反映移位寄存器控制端、数据输入端不同输入情况的字组产生器各个字组的内容及地址;在字组产生器中设置字组始、末地址,依次输入各字组数据,进行字组信号的设置[4-6]。   1.3 仿真运行分析   进行实验仿真,分析仿真实验结果。   2 移位寄存器工作过程Multisim仿真实验举例   由4个边沿D触发器依次串接可构成1个4位移位寄存器如图1所示。数据从串行输入端DI输入,左边触发器的输出作为右邻触发器的数据输入[1-2]。   设移位寄存器的初始状态为0000,现将数码D3D2D1D0(1101)从高位(D3)至低位依次送到Di端,经过第一个时钟脉冲后,Q0=D3。由于跟随数码D3后面的数码是D2,经过第二个时钟后,触发器U1A的状态移入触发器U1B,而U1A变为新的状态,即Q1=D3,Q0=D2。依此类推,可得4位右向移位寄存器的状态,如表1所示。由表1可知,输入数码依次由低位触发器到高位触发器做右向移动。经过4个时钟脉冲后,4个触发器的输出状态Q3Q2Q1Q0与输入数码D3D2D1D0相对应。   表1图1电路状态表   CPQ0Q1Q2Q3   1D3000   2D2D300   3D1D2D30   4D0D1D2D3 2.1 仿真实验电路创建   构建仿真实验电路如图1所示。   图1 用边沿D触发器构成的4位移位寄存器仿真实验电路   字组产生器产生第1位触发器(U

文档评论(0)

ggkkppp + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档