基于FPGA的IIC总线接口实现方法.pdfVIP

  1. 1、本文档共4页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于FPGA的IIC总线接口实现方法.pdf

第 30 卷  第 3 期 微  电  子  技  术 总第 145 期 Vol. 30 No. 3 MICROEL ECTRON IC TECHNOLO GY 2002 年 6 月 综   述 基于 FP GA 的 IIC 总线接口实现方法 王 前 , 吴淑泉 , 刘喜英 (华南理工大学电子与信息学院 , 广州  510640) 摘 要 :  本文简述了 IIC 总线协议 , 重点介绍了基于现场可编程门阵列 ( FPGA) 的 IIC 总线 接口的系统结构及实现方法。 关键词 :  IIC 总线 ; FPGA ; V HDL 中图分类号: TN4312  文献标识码 : A  文章编号 : (2002) 032104 Implementation of IIC Bus Based on FPGA Technology WAN G Qian , WU Shuquan , L IU Xiying ( ) College of Elect ronic Inf ormation Engineering , S CU T , Guangz hou , 510640 , China Abstract :  In this paper , IIC Bus Protocol is briefly introduced and a method to implement the IIC Businterface using FPGA is emphatically proposed. Keywords :  IIC Bus ; FPGA ; V HDL IIC 总线是以双向的数据线 SDA 和时钟线 SCL 1  引言 二根连线实现了完善的全双工同步数据传送。总线 备用时 SDA 和 SCL 都必须保持高电平状态 , 只有   由于 IIC 总线的连线少 , 结构简单 , 可不用专 关闭 IIC 总线时才使 SCL 箝位在低电平。所有具 门的母板和插座直接用导线互连各个设备, 因而可 有 IIC 接口的芯片 , 其 SDA 线都接到总线的 SDA 大大简化系统的硬件设计。许多半导体厂商都引进 上 , 其时钟线 SCL 接到总线的 SCL 。由于 IIC 总 了此项总线技术 , 并推出了不少带 IIC 总线接口的 线接口均为开漏 ( OD) 或开集电极 ( OC) 输出 , 芯片。已有不少文献讨论了 IIC 总线接口的单片机 从而总线上所有电路的输出能实现“线与”逻辑功 编程技术 , 本文从另一个角度论述基于 FPGA 的 能 , 故要求 IIC 系统总线的输出端必须接上拉电 IIC 总线接口的实现方法。 阻。 总线的数据传输由主器件控制。主器件在时钟 2  IIC 接口及通讯协议 线 ( SCL) 上产生时钟脉冲 , 在数据线 ( SDA) 上

文档评论(0)

开心农场 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档