第4章 TMS320X28x系列DSP综述.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第4章 TMS320X28x系列DSP综述

TMS320X281x 系列DSP综述 本章主要内容 4.1 TMS320X28xx系列DSP内核特点 4.2 C281x的内部结构及其CPU结构 4.3 TMS320X28xx系列DSP比较 4.4 TMS320X28xx处理器外设功能的介绍 4.5 TMS320X28xx的应用领域 一、DSP内核特点 处理器能够实现更高精度的处理及运算; 快速中断响应; 具有8级带有流水线存储器访问的流水线保护机制; 设置专门分支跳转硬件; 采用C/C++编写的软件效率较高。 二、C281x的内部结构及其CPU结构 CPU单元结构框图如图4.1 C2812内部结构图如图4.2 内部总线 在内存、外设模块器件和CPU之间都使用多总线来传递数据。 内存总线结构也包括程序读总线、数据读总线以及数据写总线。 实时的JTAG 支持实时工作模式,当处理器正在运行和执行代码以及中断服务时,可以实时修改存储单元、外设模块的内容及寄存器的地址。 外部扩展接口XINTF 外部扩展接口由19位地址线、16位数据线以及3个片选信号线组成。 存储单元 FLASH(固化程序,也可用于保护用户的数据) 128K×16bit的片内FLASH 1K×16bit的OTP存储单元 M0、M1 SARAM 两个1K×16bit 可作用户数据和程序空间 L0、L1、H0 SARAM (4K+4K+8K) ×16bit 可作用户数据和程序空间 Boot ROM Boot ROM是通过boot-loading 软件引导装载在出厂时编好的程序。复位时,就会运行Boot ROM程序,它通过几个GPIO引脚的状态来决定进入哪一种引导模式。 Boot ROM还存放经常用到的函数公式等,如SIN/COS函数。 外部中断(XINT1,XINT2,XINT13,XNM1) 3个可屏蔽外部中断(XINT1,XINT2,XINT13) 一个不可屏蔽外部中断(XNMI) 复用信号是XNMI_XINT13 振荡器与锁相环(PLL) 系统时钟可以由晶体振荡器或外部电路提供,然后经过内部PLL锁相环电路倍频之后提供给系统。 PLL能够实现0.5~10倍的倍频,可以通过软件来设置。 通用输入/输出(GPIO)多路复用器 大多数外设信号线是与普通I/O口复用,当一个GPIO口没有被用作特殊外设信号线,则它将作为普通I/O口或特殊信号口。 32位CPU定时器(0、1、2) CPU定时器0、1、2都是32位定时器,用户可以设置定时初值。 定时器2内部与INT14相连,被系统保留以用于实时操作系统(OS); 定时器1内部与INT13相连,被系统保留用于系统内部功能; 定时器0作为普通的定时器与PIE模块相连,用户可以根据需要进行开发。 串行端口 eCAN:增强型CAN总线,支持32个邮箱 McBSP:多通道缓冲串行口,可用于多功能数字信号编解码器、高质量音频设备输出等。 SPI:串行外设接口,是一个高速的同步I/O口,允许数据程序流(0~16位)按照发送速率移入移出器件。 SCI:串行通信接口,采用两线异步收发模式的串行接口,即UART口。 4.3 TMS320X28xx系列DSP比较 工作频率和供电 工作频率不同,要求的内核电压也有所区别 150MHz时,内核电压为1.9V 135MHz以下时,要求内核电压为1.8V 4.4 28xx处理器外设功能介绍 F281x功能框图 内核需要通过某种方式来读/写外设,为此处理器将所有的外设都映射到了数据存储器空间。 每个外设被分配一段相应的地址空间,主要包括配置寄存器、输入寄存器、输出寄存器和状态寄存器。 外设通过外设总线连接到CPU的内部存储器接口上。 4.4 28xx处理器外设功能介绍 1. 事件管理器(281x处理器) 281x有EVA和EVB两个事件管理器,每一个事件管理器包括定时器、比较器,捕捉单元、PWM逻辑电路、正交编码脉冲电路以及中断逻辑电路等。 2. ePWM、eCAP和eQEP(280x处理器)了解 ePWM、eCAP和eQEP取代了原有的事件管理器。 3. AD/转换模块 分辨率:12bit 转换时间 外部和事件触发的A/D转换要求零CPU开销 2个双缓冲的数据寄存器缩短了提取结果所需要的中断开销 多达16个多路复用模拟输入通道 转换自动系列发生器在不需要CPU干预时可提高吞吐量 4. SPI外设接口 DSP可采用SPI接口同外设或其他处理器实现通信。主要应用于系统扩展显示驱动器、ADC以及日历时钟等器件,也可采用主从模式实现多处理器间的数据交换。 5. SCI通信接口 SCI是采用双线制通信的异步串行通信接口(UA

文档评论(0)

yan698698 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档