20032004学年第1学期数字电子技术期末试卷.docVIP

20032004学年第1学期数字电子技术期末试卷.doc

  1. 1、本文档共3页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
20032004学年第1学期数字电子技术期末试卷

华东交通大学2003-2004第一学期考试卷 适用于自动化01 课程: 数字电子技术 闭卷 课程类别: 必修课 题号 一 二 三 四 五 六 七 八 九 总分 分数 姓名 评卷人 班级 专业 学号 第 1 页 共 6 页 专用考试稿纸 请勿浪费 第 2 页 填空题(20分) 两输入与非门的输入为00时,输出为 ;两输入或非门的输入为00时,输出为 。 已知逻辑函数,使函数的输入变量的组合有 。 写出函数的对偶函数 。 写出函数的最小项之和表达式。 的最简“与非—与非”表达式为 。 单项选择题(10分) 1.连续异或2003个1的结果是( )。 (A) 0 (B) 1 (C)不唯一 (D)逻辑概念错误 2.和CMOS集成电路相比,TTL集成电路( )。 (A) 输入阻抗高,负载能力强 (B) 工作速度高,抗干扰能力强 (C) 工作速度高,功耗大 (D) 工作电源范围宽,输出幅度大 3.下列TTL门电路中,能实现总线功能的是( )。 (A) 三态门 (B) 与非门 (C)异或门 (D)集电极开路与非门 4.个变量最多可构成( ) 个最小项。 (A) (B) (C) (D) 5.下列触发器中,具有空翻现象的触发器为( )。 (A) 维持阻塞D触发器 (B) 同步RS触发器 (C) 主从JK触发器 (D) 下降沿JK触发器 分析题。(36分) (5分) 2. 下图所示电路74LS161为四位二进制同步计数器,在第一个CP到来之前先清零,功能表如下表所示,试作出在CP脉冲作用下,输出F的波形图,F的初始输出为0。(5分) CP 0 × × × 0 0 0 0 1 0 × ↑ 1 1 1 ↑ 累 加 计 数 1 1 0 × 保 持 分析下图所示异步时序逻辑电路,要求: 作出完整的状态表; 作出初态为000时Q2、Q1、Q0的波形图,并描述电路功能。(10分) 某组合逻辑电路的输出函数表达式为,试判断该电路是否可能存在险象?若可能产生,试用增加冗余项的方法消除险象。(4分) 下图所示的电路触发器的初态为0,试作出在对应输入下Q的波形。(5分) 6. 下图所示电路为由555定时器构成的多谐振荡器,其中、、、。求它的振荡周期,并对应画出 、波形。(7分) 四、设计题(32分) 已知是两个两位二进制正整数。 (1)试写出判别的函数表达式的最小项之和表达式; (2)用下图所示4选1数据选择器和少量的与非门电路实现该函数。 (12分) W 0 0 0 1 1 0 1 1 用PLA设计一个一位二进制全加器,要求作出阵列图,并说明其容量。(8分) 用D触发器和逻辑门电路设计一个同步七进制减1计数器,用表示状态,要求其状态图如右所示。(12分) 要求:(1)写出设计过程,可以不画出电路图 (2)检查多余状态能否自启动。 第 3 页 第 4 页 表1 4选1数据选择器功能表 第 5 页 第 6 页

文档评论(0)

ktj823 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档