基于FPGA的视频采集与显示设计模块设计.docVIP

基于FPGA的视频采集与显示设计模块设计.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于FPGA的视频采集与显示设计模块设计

基于FPGA的视频采集与显示模块设计 摘 要 视频监控是一种可以执行视频采集并实时显示的电路系统,我们可以根据需求设计不同的监控系统,在实际应用中较为普遍,可见对于视频监控值得去探索学习。 设计所采用的芯片是FPGA,FPGA如同一张白纸,我们可以通过硬件描述语言自由的设计。通过软件仿真,我们可以事先验证设计的正确性,使用FPGA来开发数字电路,可以大大缩短设计时间,提高系统的可靠性。 本文对视频采集、存储、显示的设计进行阐述。在这次的课题设计中其具体的操作流程为:借助于Office Visio软件完成了相应框图、流程图的设计,UltraEdit软件完成了RTL代码的编辑,Modelsim软件完成了RTL代码的仿真,Quartus软件完成了代码的综合以及板级调试等。 本次设计通过简单的方式实现电路模块的设计,经过板级调试成功后。将手机上的钟点放到摄像头前,这时在CRT显示器上就会显示摄像头采集到的手机钟点信息。 关键词:FPGA;OV7670;异步RAM;VGA Design of Vedio Collect and Display Modules Based on FPGA Abstract The vedio surveillance is a circuit system can perform vedio acquisition and vedio display which real time,we can design different monitoring system according to the requirement,in fact it is universal for we to use,so it is worth to learning video surveillance. The chip used in the design is FPGA,FPGA is like a blank paper,we can free to design by using hardware description language, we can simulate by some software, We can judge the correctness of the design in advance, use FPGA to develop digital circuits,we can greatly shorten the design time,make the system is more safer. This paper describes the design of video capture, storage and display. the specific operation process: the corresponding block diagram and flow chart are designed with the aid of Visio Office software. UltraEdit software to complete the RTL code editor, We can design different monitoring system according to the requirement. the corresponding block diagram and flow chart are designed with the aid of Visio Office software. Modelsim software to complete the simulation of the RTL code, Quartus software completed the code integrated and board level debugging, etc. This design through a simple way to achieve the design of the circuit module, after the success of board level debugging.we can place cell phone in the front of the camera, meanwhile the CRT display will show hour of the camera to capture the phone information. Keywords: FPGA, OV7670, Asynchronous ram, VGA 目 录 摘 要 I Abstract II 1 绪论 1

文档评论(0)

ranfand + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档