第7章课堂版631n.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
555定时器的工作状态取决于电压比较器A1和A2。下面讨论当高触发端输入电压大于阈值电压时的情况: 7 1 TH C-U TR + U DD OUT 5kΩ 5kΩ 5kΩ 1 2 5 6 8 4 3 RD ∞ + - + A 1 ∞ + - + A 2 DIS Q Q R S U SS 1 U+ U- U+ U- T Q 1 0 1 导通 放电 0 2. 工作原理 555定时器的工作原理 1 1 截止 讨论当低触发端输入电压小于阈值电压时的情况 讨论当高触发端输入电压低于阈值电压、低触发端输入电压大于阈值电压时的情况: 0 0 保持 保持 7 1 TH C-U TR + U DD OUT 5kΩ 5kΩ 5kΩ 1 2 5 6 8 4 3 RD ∞ + - + A 1 ∞ + - + A 2 DIS Q Q R S U SS 1 U+ U- U+ U- T Q 0 输出1 显然这种情况下两个比较器输出均为0,电路保持原态不变。 555定时器的功能表 截止 H H UDD/3 × 不变 不变 H UDD/3 2UDD/3 导通 L H UDD/3 2UDD/3 导通 L L × × DIS OUT RD TR TH 3. 555定时器应用举例 如前所述,施密特触发器是双稳态电路。当输入电压大于或小于电路阈值时,输出均会维持在一个恒定电压值,从而把缓慢变化的输入波形变换成边沿陡峭的矩形波输出。 555定时器构成的施密特触发器 8 4 6 CC7555 2 1 +UDD u0 0.01μF 5 3 ui 7 ui 0 t u0 0 t 构成施密特触发器 电子技术基础(第2版) 第7章 时序逻辑电路 电子技术基础(第2版) 7.1 时序逻辑电路的分析方法和设计思路 7.2 集成计数器 7.3 寄存器 7.4 555定时电路 学习目的与要求 了解时序逻辑电路的特点和一般分析方法;熟悉同步、异步时序逻辑电路的特点;掌握计数器、寄存器的电路的工作原理分析方法和步骤,了解其功能、分类及使用方法;掌握常用标准中规模移位寄存器、计数器的逻辑功能与使用方法;熟悉555定时器构成三种电路的工作特点、连接方法。 7.1 时序逻辑电路的分析和设计思路 由于触发器是时序逻辑电路的基本单元,因此它在时序逻辑电路中必不可少,有些类型的时序逻辑电路除了触发器,还含有一些组合逻辑门。本章介绍的计数器、寄存器与移位寄存器是时序逻辑电路的具体应用。 在数字电路中,凡任何时刻电路的稳态输出,不仅和该时刻的输入信号有关,而且还取决于电路原来的状态者,都可以称为时序逻辑电路。这就是时序逻辑电路的定义或者说是它的逻辑功能特点。 1. 时序逻辑电路的特点 时序逻辑电路的结构组成可以用图示的方框图来表示。图中X代表外部输入信号,Y代表输出信号,Z代表存储电路的输入信号,Q代表存储电路的输出信号,同时也是组合逻辑电路的部分输入。 从电路框图来看,时序逻辑电路均包含作为存储单元的触发器。事实上,时序电路中可以没有组合逻辑电路,但不能没有触发器。时序逻辑电路的状态,就是依靠触发器记忆和表示的。 (1)按功能可划分有计数器、寄存器、移位寄存器、读/写存储器、顺序脉冲发生器等。 (2)按电路中触发器状态变化是否同步可分为同步时序电路和异步时序电路。若电路中各位触发器共用一个时钟脉冲CP进行触发,为同步时序逻辑电路;若电路中各位触发器的时钟脉冲CP端子不同,就为异步时序逻辑电路。 (3)按输出信号的特性又可分为米莱型和莫尔型。如果时序逻辑电路除CP端子外还有其他输入信号端子时,为米莱型时序逻辑电路;如果时序逻辑电路除CP端子外没有其他输入信号端子时,就为莫尔型。 (4)按能否编程又有可编程和不可编程时序电路之分。 (5)按集成度的不同还可分为小规模(SSI)、中规模(MSI)、大规模(LSI)和超大规模(VLSI)之别。 (6)按使用的开关元件类型可分有TTL型和CMOS型。 2. 时序逻辑电路的分类 时序逻辑电路结构框图中各输入、输出信号之间存在着的一定关系可用下面方程式进行描述: 描述时序逻辑电路的逻辑功能,通常上述输出方程、驱动方程和次态方程三个基本方程。 为了能把在一系列时钟脉冲操作下的电路状态转换形象、直观地描述出来,常用的方法是第6章讲述的状态转换真值表、状态转换图、时序图和激励表等。这些方法我们将在对时序逻辑电路的分析过程中,更加具体地加以阐明。 3. 时序逻辑电路功

文档评论(0)

jdy261842 + 关注
实名认证
文档贡献者

分享好文档!

1亿VIP精品文档

相关文档