网站大量收购独家精品文档,联系QQ:2885784924

(数电复习)第六章复习时序逻辑电路.ppt

  1. 1、本文档共68页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
(数电复习)第六章复习时序逻辑电路课件

实例:边沿D触发器→4位右移位寄存器 例:将74LS160接成七进制计数器 例:将74LS160接成七进制计数器 例:将74LS160接成七进制计数器 例:将74LS160接成七进制计数器 1. 环形计数器 能自启动的环形计数器 环形计数器优点: 2. 扭环型计数器电路 自启动型扭环型计数器电路 扭环形计数器特点: C 卡诺图 00 01 11 10 0 1 Q1n Q0n X 0 0 1 0 0 1 × × Q0n +1= X Q0n + X Q1n Q0n Q1n +1= + XQ0n X Q1n 状态方程 C= Q1n 输出方程 00 01 11 10 0 1 Q1n Q0n X 00 / 0 01 / 0 10 / 1 01 / 0 10 / 0 00 / 1 × × / × × × / × 实例2:三位二进制同步加法计数器(由T’ 构成) Q0 J0 K0 T0 T1 T2 Q0 Q1 Q2 =1 Q1 J1 K1 =1 Q2 J2 K2 =1 CP1 = CP · Q0 CP始终有效 CP CP0 = CP 低位全为1时,CP才有效 CP2 = CP · Q1Q0 预 测 翻 资 格 控 制 同 步 翻 时 间 预置数据入口 计数/保持 控制端 计数脉冲 置数控制端(同步) 计数值输出: 0000~1111 进位输出 复位端CLR(异步) 16进制 实例3:集成同步计数器芯片74LS161 × 1 1 状态与进位保持 × × × × 0 0 1 × × × 1 1 状态保持, C=0 1 1 CP LD CLR EP ET 功 能 74LS161 功能表 清 零 并 行 置数 计 数 0 1 × 0 1 1 预置数据入口 计数/保持 控制端 计数脉冲 置数控制端(同步) 进位输出 复位端CLR(异步) 四位二进制同步加法计数器4LS161 ET=0: C=0,无进位输出 C= Q3Q2Q1Q0 从0000开始计,第15个CP时计满值,C =1,准备进位。 第16个CP后,C 进位发生。 ET=1: ET 2. 十进制同步加法计数器74LS160 与4位二进制同步加法计数器74LS161(16进制)管脚、功能同,差别只在于进制数不同。 预置数据入口 计数/保持 控制端 计数脉冲 置数控制端(同步) 进位输出 复位端CLR(异步) 计数值输出: 0 0000~1001 (四)任意进制计数器 M个状态循环 已有N进制的 N个状态循环 1. M N 欲得:任意进制数M 已知:集成芯片为N进制数, 1. M N × × × × 清零 0 0 1 置 数 × × 1 1 1 1 计 数 CP LD RD EP ET 功能 从全0开始,计到SM-1状态,对该状态译码产生 , . LD=0 电路由计数转为置数,等下一个CP 到后,置0数回0. 方法1 回0法 1. M N 方法1 回0法 × × × × 清零 0 0 1 置 数 × × 1 1 1 1 计 数 CP LD RD EP ET 功能 从全0开始,计到SM-1状态,对该状态译码产生 , . 电路由计数转为清零,立即 回0. SM RD=0 1. M N × × × × 清零 0 0 1 置 数 × × 1 1 1 1 计 数 CP LD RD EP ET 功能 方法2:置数法 Si+M M个有效状态 1 1 计数 脉冲 1 1 1 0 0 S9 S6 S7 用可见的回0前 状态译出进位 输出

文档评论(0)

jiayou10 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

版权声明书
用户编号:8133070117000003

1亿VIP精品文档

相关文档