- 0
- 0
- 约4.29千字
- 约 11页
- 2017-05-27 发布于贵州
- 举报
如何避免在DSP系统中出现噪声及EMI问题
如何避免在DSP系统中出现噪声和EMI问题(图)
在任何高速数字电路设计中,处理噪声和电磁干扰(EMI)都是一个必然的挑战。处理音视频和通信信号的数字信号处理(DSP)系统特别容易遭受这些干扰,设计时应该及早搞清楚潜在的噪声和干扰源,并及早采取措施将这些干扰降到最小。良好的规划将减少调试阶段中的大量时间和工作的反复,从而会节省总的设计时间和成本。
如今,最快的DSP的内部时钟速率高达数千兆赫,而发射和接收信号的频率高达几百兆赫。这些高速开关信号将会产生大量的噪声和干扰,将影响系统性能并产生电平很高的EMI。而DSP系统也变得更加复杂,比如具有音视频接口、LCD和无线通信功能,以太网和USB控制器、电源、振荡器、驱动控制以及其他各种电路,所有这些都将产生噪声,也都会受到相邻元器件的影响。音视频系统中特别容易产生这些问题,因为噪声会引起敏感的模拟性能的下降,而对于离散的数据来说却不明显。
至关重要的是从设计的一开始就着手解决噪声和干扰问题。许多设计第一次都没有通过联邦通信委员会(FCC)的电磁兼容测试。如果在早期的设计中在低噪声和低干扰设计方法上花费一些时间,就会减少后续阶段的重新设计成本和产品的上市时间的延迟。因此,从设计的一开始,开发工程师就应该着眼于:
选用在动态负载条件下具有低开关噪声的电源;
将高速信号线间的串扰降到最小;
高频和低频退耦;
具有最小传输线效应的优
您可能关注的文档
- 基于SPI总线地语音录放系统实现.doc
- 基于S7-200的温度控制系统设计规划.doc
- 基于SPI总线的无线数据传输系统设计规划.doc
- 基于STC89C51RC定时开关控制器设计规划.doc
- 基于STC89C52单片机和DS1302时钟芯片定时开关的设计规划与仿真.doc
- 基于SMART模型地智慧城市综合评估框架_王理达.pdf
- 基于STC89C52单片机电子钟设计规划.doc
- 基于STC89C52单片机的8路数字抢答器的设计规划—毕业论文.doc
- 基于STC89C52单片机的8路数字抢答器的设计规划—毕业论文陶相成组.doc
- 基于STC12C5A60S2和PC机的8路温度采集系统设计规划.doc
- 2026届甘肃省民勤三中高考化学三模试卷含解析.doc
- 2021年人力资源年终工作汇报 附2026年人力预算测算表 可直接套用.pptx
- 2021年直播间氛围打造提升停留时长培训课件.pptx
- 2026届广西钦州市第二中学高三第二次模拟考试历史试卷含解析.doc
- 2020应对儿童厌学叛逆专属心理健康教育宣讲课件.pptx
- 2026届江苏省南通巿启东中学5月高三月考物理试题.doc
- 2026年初中语文写作课件.pptx
- 2026年电子元件检测实训教程PPT.pptx
- 2026届安徽省肥东县圣泉中学高三下期末模拟联考数学试题.doc
- 广东省惠东县惠东高级中学2026届高三考前热身生物试卷含解析.doc
原创力文档

文档评论(0)