EDA课程设计规划_简易数字频率计设计规划.docVIP

  • 8
  • 0
  • 约4.94千字
  • 约 13页
  • 2017-05-27 发布于贵州
  • 举报

EDA课程设计规划_简易数字频率计设计规划.doc

EDA课程设计规划_简易数字频率计设计规划

目 录 1 引言 1 2 简易数字频率计设计原理 2 2.1基本原理 2 2.2原理框图 2 3 各模块程序及仿真 4 3.1测频控制发生器ctr模块的设计 4 3.2待测信号计数器counter模块的设计 5 3.3锁存器regist模块的设计 8 3.4顶层模块的设计 12 3.5 引脚锁定 14 4 心得体会 16 参考文献 17 附 录 18 1 引言 EDA技术是以硬件语言为主要的描述方式,以EDA软件为主要的设计软件,以大规模课编程逻辑器件为载体的数字电路的设计过程。其设计的灵活性使得EDA技术得以快速发展和广泛应用。 EDA技术的出现,极大地提高了电路设计的效率和可操作性,减轻了设计者的劳动强度。 随着数字电子技术的发展,频率测量成为一项越来越普遍的工作,因此频率计常受到人们的青睐。 频率是单位时间(1秒)内方波信号发生周期变化的次数。在给定的1秒时间内对方波信号波形计数,并将所计数值显示出来,就能读取被测信号的频率。数字频率计首先必须获得相对稳定与准确的时间,然后通过计数器计算这一段时间间隔内的方波脉冲个数并显示出来。这就是数字频率计的基本原理。 脉冲信号的频率就是在单位时间内所产生的脉冲个数,其表达式为f=N/T,其中f为被测信号的频率,N为计数器所累计的脉冲个数,T为产生N个脉冲所需的时间。计数器所记录的结果,就是被测信号的频率。 此模块如果仿真12M分

文档评论(0)

1亿VIP精品文档

相关文档