NBXDDA016LN1TAG;中文规格书,Datasheet资料.pdf

NBXDDA016LN1TAG;中文规格书,Datasheet资料.pdf

  1. 1、本文档共7页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
NBXDDA016LN1TAG;中文规格书,Datasheet资料

NBXDDA016, NBXDDB016 3.3 V, 133.33 MHz /137.93 MHz Dual Frequency CML Clock Oscillator The NBXDDB016/NBXDDA016 dual frequency crystal oscillator (XO) is designed to meet today’s requirements for 3.3 V CML clock generation applications. The device uses a high Q fundamental crystal 6 PIN CLCC and Phase Lock Loop (PLL) multiplier to provide selectable LN SUFFIX 133.33 MHz or 137.93 MHz, ultra low jitter and phase noise CML CASE 848AB differential output. This device is a member of ON Semiconductor’s PureEdge clock family that provides accurate and precision clock solutions. MARKING DIAGRAMS Available in 5 mm x 7 mm SMD (CLCC) package on 16 mm tape and reel in quantities of 1,000. Frequency stability options available as NBXDDB016 NBXDDA016 either 50 PPM NBXDDB016 or 20 PPM NBXDDA016. 133.33/137.93 133.33/137.93 Features AAWLYYWWG AAWLYYWWG • CML Differential Output • Uses High Q Fundamental Mode Crystal and PLL Multiplier NBXDDA016 = NBXDDA016 (±50 PPM) NBXDDB016 = NBXDDB016 (±20 PPM) • Ultra Low Jitter and Phase Noise − 0.4 ps (12 kHz − 20 MHz) 133.33/137.93 = Output Frequency (MHz) • Selectable Output Frequency − 133.33 MH

文档评论(0)

yan698698 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档