网站大量收购独家精品文档,联系QQ:2885784924

USB port 技术.pdf

  1. 1、本文档共13页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
USB port 技术

计算机 USB 接口技术研究 西安电子科技大学 王浩 [摘 要] 通用串行总线USB是一种新型的计算机通信标准,本文利用USB2.0 总 线接口高速高带宽的优点,介绍了一种能够实现高速数据传输的USB2.0接口系统 的设计,为雷达信号从外部向主机的高速传输创造了条件。 [关键词] USB2.0 接口 Cy7c68013 FPGA SDRAM USB的出现为不同的外设提供了一个统一的接口标准,并以其速度快、功耗 低、支持即插即用(Plug Play)、使用安装方便等优点而得到了广泛的应用。 目前USB2.0标准的传输速度已达480Mb/s,足以满足目前众多大数据量高速设备 的传输要求。本文以Cypress的EZ-USB FX2控制芯片为基础,用FPGA和SDRAM组合 构成一个大容量的FIFO(先进先出),从而实现数据流的高速传输,并且比较详 细的论述了接口开发的硬件电路设计和FPGA的VHDL程序编写。 1、USB2.0接口控制芯片 Cy7c68013: 高速的设备一定要有支持高速传输的控制芯片,以完成大部分高速传输的任 务。一般来讲,USB的控制芯片有两种,一种是MCU(微控制器)集成在芯片里面的 产品,另一种是由单独的一个芯片实现USB接口的功能。考虑到USB2.0的高速传 输,如果使用只实现USB接口功能的芯片,必须外加一个处理器,若用单片机, 可能达不到USB2.0的传输速率,若用高速微处理器DSP,虽然能够满足速度上的 要求,但又会加大成本。考虑各方因素,选择了内置增强型8051,并可动态加载 固件的EZ-USB FX2(Cy7c68013)。 Cypress Semiconductor公司的EZ-USB FX2是世界上的第一款集成USB2.0 的微处理器,它集成USB2.0收发器,SIE(串行接口引擎),增强型8051微控制 器和可编程的外围接口。FX2这种独创性结构可使数据传输率达到56Mbytes/s, 即 USB2.0 允许的最大带宽。在 FX2 中,智能 SIE 可以硬件处理许多 USB1.1 和 USB2.0协议,从而减少了开发时间和确保了USB的兼容性。 (1)CY7C68013结构 CY7C68013 结构图如图 1 所示。它有三种封装形式:56SSOP、100TQFP 和 128TQFP。 图1 CY7C68013结构图 (2)CY7C68013的功能和特点: EZ-USB FX2的微处理器是一个增强型的8051内核,性能可达标准8051的 5~10倍,并与标准8051的指令完全兼容。增强型的8051内核使用RAM芯片 作程序指令和数据存储器,从而使得EZ-USB FX2具有“软”特性,也就是说, 可以通过自行编写程序指令来实现所需的功能。EZ-USB FX2使用增强型SIE/USB 接口(称为USB核),通过执行USB本身的协议来简化8051代码编写的工作。 这样采用硬件完成USB核,简化了固件代码的编制。对于固件代码的使用,主 机通过软件下载的方法实现。这种方法充分利用FX2内部的8KB RAM来装载8051 代码和数据。由于EZ-USB FX2具有重新枚举的能力,所以在初始化枚举时,用 户并不需要断开设备就可以装载新的描述符。设备描述符和8051程序代码都能 通过主机中的磁盘文件下载,只有制造商号、产品号和设备号从启动时从一个 16字节的EEPROM下载到硬件中。通过这种方式,可以比较容易地从主机升级 软件和修改USB总线设备的固件代码。 EZ-USB FX2的通用可编程接口(GPIF,General Programmable Interface )以及 主(master)/从(slave)端点FIFO所对应的8/16位数据总线,可以很容易 地实现FX2与当前一些主流连接接口(如ATA、UTOPIA、EPP、PCMCIA和大部分 DSP处理器)的互连。它共有7个端点,端点0,端点1的IN和 OUT,还有端 点2、4、6和8。其中,前3个端点的大小是固定的64字节,后4个端点默认 大小是2级512字节的FIFO,

文档评论(0)

ldj215322 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档