- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
汉字点阵显示VHDL源程序
library ieee;
use ieee.std_logic_1164.all;
use ieee.std_logic_unsigned.all;
use ieee.std_logic_arith.all;
entity hzxs is
port(clk1,clk2:in std_logic;
rd:out std_logic;
we: out std_logic;
ledw:out std_logic_vector(2 downto 0);
d:out std_logic_vector(0 downto 7));
end hzxs;
architecture hav of hzxs is
signal count:std_logic_vector(0 to 2);
signal a: std_logic_vector(3 downto 0);
begin
process(clk2)
begin
if clk2event and clk2=1 then
count=count+1;
end if;
ledw=count;
a(2 downto 0)=count;
end process;
process(clk1)
begin
if clk1event and clk1=1 then
a(3)=not a(3);
end if;
end process;
process(a)
begin
case a is
when0000=d--数
when0001=d
when0010=d
when0011=d
when0100=d
when0101=d
when0110=d
when0111=d
when1000=d--字
when1001=d
when1010=d
when1011=d
when1100=d
when1101=d
when1110=d
when1111=d
when others=d
end case;
end process;
rd=1;
we=0;
end hav;
数字抢答器VHDL源程序
1)抢答器QDQ
library ieee;
use ieee.std_logic_1164.all;
use ieee.std_logic_unsigned.all;
use ieee.std_logic_arith.all;
entity qdq is
port(clr:in std_logic;
a,b,c,d:in std_logic;
an,bn,cn,dn:out std_logic);
end qdq;
architecture hav of qdq is
signal ss:std_logic_vector(0 to 3);
begin
ss=abcd;
process(clr,a,b,c,d)
begin
if clr=1 then
case ss is
when 1000=an=1;bn=0;cn=0;dn=0;
when 0100=an=0;bn=1;cn=0;dn=0;
when 0010=an=0;bn=0;cn=1;dn=0;
when 0001=an=0;bn=0;cn=0;dn=1;
when others=an=0;bn=0;cn=0;dn=0;
end case;
elsif clr=0 then
an=0;
bn=0;
cn=0;
dn=0;
end if;
end process;
end hav;
2)计分器JFQ
library ieee;
use ieee.std_logic_1164.all;
use ieee.std_logic_unsigned.all;
use ieee.std_logic_arith.all;
entity jfq is
port(en1:in std_logic;
clk3:in std_logic;
bs:out std_logic_vector(3 downto 0);
ss:out std_logic_vector(3 downto 0);
gs:out std_logic_vector(3 downto 0);
add:in std_l
文档评论(0)