第4章FPGA运算符赋值语句.pptxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第4章FPGA运算符赋值语句

运算符、赋值语句 ;1)?取反运算符~ ~是一个单目运算符,用来对一个操作数进行按位取反运算。其运算规则见下表: 举例说明: rega=4b1010;//rega的初值为b1010 rega=~rega;//rega的值进行取反运算后变为4b0101 ;2)?按位与运算符 按位与运算就是将两个操作数的相应位进行与运算,其运算规则见下表;3)按位或运算符| 按位或运算就是将两个操作数的相应位进行或运算。其运算规则见下表:;4)按位异或运算符^(也称之为XOR运算符) 按位异或运算就是将两个操作数的相应位进行异或运算。其运算规则见下表:;5)按位同或运算符^~ 按位同或运算就是将两个操作数的相应位先进行异或运算再进行非运算。其运算规则见下表;6)不同长度的数据进行位运算 : 两个长度不同的数据进行位运算时,系统会自动的将两者按右端对齐。两个操作数按位进行操作。 ;3 逻辑运算符 ?在Verilog 语言中存在三种逻辑运算符: 1)?????? 逻辑与 2)?????? || 逻辑或 3)?????? ! 逻辑非 ? 和||是二目运算符,它要求有两个操作数,如(ab)(bc),(ab)||(bc)。!是单目运算符,只要求一个操作数,如!(ab)。下表为逻辑运算的真值表。它表示当a和b的值为不同的组合时,各种逻辑运算所得到的值。 ;逻辑运算符中和||的优先级别低于关系运算符,! 见下例: (ab)(xy) 可写成: ab xy (a==b)||(x==y) 可写成:a==b || x==y (!a)||(ab) 可写成: !a || ab 为了提高程序的可读性,明确表达各运算符间的优先关系,建议使用括号.;4 关系运算符 关系运算符共有以下四种 a b a小于b a b a大于b a = b a小于或等于b a = b a大于或等于b 在进行关系运算时,如果声明的关系是假的(flase),则返回值是0,如果声明的关系是真的(true),则返回值是1,如果某个操作数的值不定,则关系是模糊的,返回值是不定值。 ;所有的关系运算符有着相同的优先级别。关系运算符的优先级别低于算术运算符的优先级别。见下例 a size-1 //这种表达方式等同于下面 a (size-1) //??种表达方式。 size - ( 1 a ) //这种表达方式不等同于下面 size - 1 a //这种表达方式。? 从上面的例子可以看出这两种不同运算符的优先级别。当表达式size-(1a)进行运算时,关系表达式先被运算,然后返回结果值0或1被size减去。而当表达式 size-1a 进行运算时,size先被减去1,然后再同a相比。 ;5.等式运算符 在Verilog HDL语言中存在四种等式运算符: 1?????? == (等于) 2?????? != (不等于) 3?????? === (等于) 4????? !== (不等于) ;这四个运算符都是二目运算符,它要求有两个操作数。==和!=又称为逻辑等式运算符。其结果由两个操作数的值决定。由于操作数中某些位可能是不定值x和高阻值z,结果可能为不定值x。而===和!==运算符则不同,它在对操作数进行比较时对某些位的不定值x和高阻值z也进行比较,两个操作数必需完全一致,其结果才是1,否则为0。===和!==运算符常用于case表达式的判别,所以又称为case等式运算符。这四个等式运算符的优先级别是相同的。下面画出==与===的真值表,帮助理解两者间的区别。 ;;6.移位运算符 在Verilog HDL中有两种移位运算符: (左移位运算符) 和 (右移位运算符)。 其使用方法如下: a n 或 a n a代表要进行移位的操作数,n代表要移几位。这两种移位运算都用0来填补移出的空位。下面举例说明: ? ;module shift; reg [3:0] start, result; Initial begin start = 1; //start在初始时刻设为值0001 result = (start2); //移位后,start的值0100,然后赋给result。 end endmodule 从上面的例子可以看出,start在移过两位以后,用0来填补空出的位。? ;7.位拼接运算符(Concatation) 在Verilog HDL语言有一个特殊的运算符:位拼接运算符{}。用这个运算符可以把两个或多个信号的某些位拼接起来进行运算操作。其使用方法如下: {信号1的某几位,信号2的某几位,..,..,信号n的某几位} ? 即把某些信号的某些位详细地列出来,中间用逗号分开,最后用大括号括起

文档评论(0)

haihang2017 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档