基干FPGA跳频电调滤波器控制软件策划与实现.docVIP

基干FPGA跳频电调滤波器控制软件策划与实现.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基干FPGA跳频电调滤波器控制软件策划与实现

基于FPGA的跳频电调滤波器控制软件的设计与实现   摘要:该文从跳频电调滤波器控制软件开发环境入手,通过VerilogHDL 描述语言编码完成了跳频电调滤波器中FPGA控制系统的软件设计;设计了FPGA通过I2C接口读取EEPROM中存储的调谐电压参数的代码和DA模块的驱动;实现了对跳频电调滤波器中心频率的控制 关键词:跳频;电调滤波器;FPGA 中图分类号:TP311 文献标识码:A 文章编号:1009-3044(2016)22-0221-03 跳频通信技术是在现代信息对抗日益激烈的形势下迅速发展起来的,它具有很强的抗搜索、抗截获、抗干扰能力。因此,各国军方对这一先进技术的发展和应用十分重视。为此,我们成立课题组,对跳频技术进行了深入研究,专题研究带通电调滤波器,设计出了一种基于FPGA控制的数字调谐跳频滤波器。该调谐滤波器工作频段为30~88 MHz,在不同的频点都具有良好的参数指标,具有很好的实用价值和发展前景。下面仅就其中的电调滤波器控制软件的设计与实现进行分析,以供参考 1 系统软件开发环境 该跳频电调滤波器整个硬件系统的工作处理流程为:系统上电启动→FPGA接收来至外界的频率控制信息→FPGA通过频率信息映射出参数存储器地址→FPGA读取已经写入存储器中的电压参数信息→FPGA将电压参数信息送至DA模块进行数模转换→DA模块输出电压至电调滤波器使其工作在当前中心频率→FPGA处于空闲状态,等待新的频率控制信息 从上述硬件系统工作流程可知,跳频电调谐波器当前中心频率的设置是由基于FPGA的控制系统实现的。首先FPGA通过SPI接口接收来至综合业务模块的频率字信息;之后FPGA通过该频率字信息计算出所要设置的工作频点对应的EEPROM存储器的地址,该地址中存储有对应工作频点所需要的调谐电压参数;FPGA向EEPROM发送读命令与地址信息并接收EEPROM返回的数据;最后FPGA将读取的电压参数送至10位DA转换模块,得到当前工作频点对应的调谐电压,并由此电压来控制跳频电调滤波器的中心频率 本设计中FPGA可以实时接收并处理来至外部的频率字信息,系统软件设计的主流程如图1所示 本设计选用Xilinx公司ISE(Integrated Software Environment)作为电调滤波器软件控制系统的开发和调试工具,使用Verilog HDL描述语言实现基于FPGA的软件控制程序 1.1 ISE集成开发环境简介 ISE是集成综合环境的缩写,它是Xilinx FPGA/CPLD的综合性集成设计平台,该平台集成了设计、输入、仿真、逻辑综合、布局布线与实现、时序分析、芯片下载与配置、功率分析等几乎所有设计流程所需工具。需要提出的是ISE中还集成了两款仿真器ISE Simulator和Modelsim,从而可以实现更快的仿真和更大的设计容量。另外ISE支持Spartan-3E FPGA系列和超低功耗Spartan-3L FPGA,因而可支持额外的大批量设计,可以大大节约设计者的成本 1.2 ISE开发FPGA流程 一般来说完整的ISE软件设计流程包括:电路设计与输入、功能仿真、综合、综合后仿真、实现、布局布线后仿真与验证以及下载调试等主要步骤,如图2所示 2 SPI接口设计实现 SPI(串行外围接口)总线,是一个同步串行接口的数据总线,它具有全双工、信号线少、协议简单、传输速度快等优点。SPI总线最典型的应用就是主机与外围设备之间的实时通信。本文中综合业务单元与跳频滤波器单元之间采用SPI同步串行通信,内容包括:预留信息、频率信息(频率信息采用BCD编码格式,先送高字节,再送低字节)。其中频率字的高字节表示频率的十M位和M位,低字节表示频率的百K位和十K位,频率信息以50K为一个步进。例如,38.65M对应的频率字为:0x3865 FPGA作为从机,接收来至综合业务模块通过SPI协议发送来的频率字。在时钟的上升沿,将数据线上的频率字移位至内部寄存器,频率字的前8位是预留位,后16位是频率信息。FPGA中的接收寄存器用Verilog HDL语言描述如下: always @(posedge Sysclk )begin if(Reset == 1’b1) rx_shifter

文档评论(0)

linsspace + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档