I2C串行扩展.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
I2C串行扩展

1 I2C总线的历史与发展 1980s,飞利浦公司提出了用于芯片间控制的双向两线串行总线模式, 1992年首次发布I2C总线规范Version 1.0并取得专利 采用I2C总线的著名芯片厂家: Xicor, ST Microelectronics, Intel, Texas Instruments,Maxim, Atmel, Analog Devices等,带有I2C接口芯片的类型已有1000多个,获得飞利浦公司授权的芯片厂商有50多家,己经成为世界性的工业标准。 I2C总线规范Version 2.0: 飞利浦公司于1998年发布. I2C总线规范Version 2.1: 2001年发布. 完善和扩展了I2C总线的功能。I2C总线始终和先进技术保持同步,保持其向下兼容性。其高速模式速度可达3.4Mbits/s。 2. I2C 总线的特点 总线仅由2 根信号线组成 由此带来的好处有:节省芯片I/O、节省PCB 面积、节省线材成本,等等。 总线协议简单 支持的器件多 目前半导体巨头德州仪器(TI)、美国国家半导体(National Semi)、意法半导体(ST)、美信半导体(Maxim-IC)等都有大量器件带有I2C 总线接口。 3. I2C 总线的信号线 I2C总线的电气结构 I2C总线的时钟线SCL、数据线SDA都是双向传输线。 各个I2C总线的接口电路的输出端必须是漏极开路或集电极开路结构,输出端必须接上拉电阻。一般取值3~10KΩ 4. I2C 总线的基本概念 发送器(Transmitter):发送数据到总线的器件 接收器(Receiver):从总线接收数据的器件 主机(Master):提供/发送时钟信号、启动数据传输、决定数据传输方式。多主系统 从机(Slave):被主机寻址的器件 接收时钟信号 、按照主器件规定的方式工作。 I2C 总线是双向传输的总线,因此主机和从机都可能成为发送器和接收器。不论主机是发送器还是接收器,时钟信号SCL 都要由主机来产生。 5. I2C总线时序 I2C 总线上数据的有效性(Data validity) 从机地址(Slave Address) 主机是主控器件,它不需要器件地址, 从机要有器件地址: 必须保证同一条I2C 总线上所有从机的地址都是唯一确定的,不能有重复,否则I2C 总线将不能正常工作。 一般从机地址由7 位地址位和一位读写标志R/W 组成, 7 位地址占据高7 位,读/写位在最后。读/写位是0,表示主机将要向从机写入数据;读写位是1,则表示主机将要从从机读取数据。 I2C总线上的数据传送格式 基本的数据传输格式 主机的写操作 主机的读操作 从机器件地址约定 1 片内带有I2C接口的单片机 CYGNAL的 C8051F0XX系列;PHILIPSP87LPC7XX系列; MICROCHIP的PIC16C6XX系列等。 2 具有I2C接口的外围从器件 51单片机的虚拟I2C总线扩展 软件实现 程序中应包括基本的函数: 起动总线子函数Start I2C; 结束总线子函数StopI2C; 字节数据传送子函数SendBYTE; 字节数据接收子函数READBYTE; 应答子函数Ack 等; 在上述子函数基础上编写其它功能函数:如 发送N字节函数SendNBYTE,接收N字节函数READNBYTE 启动子函数 START: SETB VSDA SETB VSCL NOP NOP CLR VSDA NOP NOP CLR VSCL RET SMBus Special Function Registers The SMBus0 serial interface is accessed and controlled through five SFRs: SMB0CN Control Register, SMB0CR Clock Rate Register, SMB0ADR Address Register, SMB0DAT Data Register and SMB0STA Status Register. The five special function registers related to the operation of the SMBus0 interface are described in the following sections. SAA1064 4-digit LED-driver with I2C-Bus interface Figure?18.2 sh

文档评论(0)

yan698698 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档