网站大量收购闲置独家精品文档,联系QQ:2885784924

60进制计数器设计.doc

  1. 1、本文档共15页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
60进制计数器设计剖析

《60进制计加法数器的设计》 设计报告 姓 名: 学 号: 班 级: 应用电子1001 系 别: 电子工程系 指导教师: 时 间: 2012-5-28—2012-6-1 目 录 1.概述······································································2 1.1计数器设计目的················································3 1.2计数器设计组成················································3 2.六十进制计数器设计描述···········································4 2.1设计的思路·······················································6 2.2设计的实现·······················································6 3. 六十进制计数器的设计与仿真····································7 3.1基本电路分析设计··············································7 3.2 计数器电路的仿真·············································10 4.总结········································································13 4.1遇到的问题及解决方法········································13 4.2实验的体会与收获···············································14 1概述 计数器是一个用以实现计数功能的时序部件,它不仅可用来及脉冲数,还常用作数子系统的定时、分频和执行数字运算以及其它特定的逻辑功能。 ??? 计数器种类很多。按构成计数器中的各触发器是否使用一个时钟脉冲源来分,有同步计数器和异步计数器。根据计数制的不同,分为二进制计数器、十进制计数器和任意进制计数器。根据计数器的增减趋势,又分为加法、减法和可逆计数器。还有可预制数和可变程序功能计数器等等。目前,无论是TTL还是CMOS集成电路,都有品种较齐全的中规模集成计数器。使用者只要借助于器件手册提供的功能和工作波形图以及引出端的排列,就能正确运用这些器件。 计数器在现代社会中用途中十分广泛,在工业生产、各种和记数有关电子产品。如定时器,报警器、时钟电路中都有广泛用途。在配合各种显示器件的情况下实现实时监控,扩展更多功能。 1.1计数器设计目的 每隔1s,计数器增1;能以数字形式显示时间。 熟练掌握计数器的各个部分的结构。 计数器间的级联。 不同芯片也可实现六十进制。 1.2计数器设计组成 用两个74ls192芯片和一个与非门实现。 当定时器递增到59时,定时器会自动返回到00显示,然后继续计时。 本设计主要设备是两个74LS160同步十进制计数器,并且由200HZ,5V电源供给。作高位芯片与作低芯片位之间级联。 两个芯片间的级联。 2.六十进制计数器设计描述 2.1设计的思路 芯片介绍:74LS192 为加减可逆十进制计数器,CPU端是加计数器时钟信号,CPD是减计数时钟信号RD=1 时无论时钟脉冲状态如何,直接完成清零功能。RD=0,LD=0 时,无论时钟脉冲状态如何,输入信号将立即被送入计数器的输出端,完成预置数功能。 十进制可逆计数器74LS192引脚图管脚及功能表 74LS192是同步十进制可逆计数器,它具有双时钟输入,并具有清除和置数等功能,其引脚排列及逻辑符号如下所示: 图5-4? 74LS192的引脚排列及逻辑符号 ?????????????? (a)引脚排列?????????????????????? (b) 逻辑符号图中:为置数端,为加计数端,为减计数端,为非同步进位输出端,????????? 为非同步借位输出端,P0、P1、P2、P3为计数器输入端,为清除端,Q0、Q1、Q2、Q3为数据输出端。 ????????????? 输入 ???? 输出 MR P3 P2 P1 P0 Q3 Q2 Q1 Q0 ?1 ?× ?×

文档评论(0)

jiayou10 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

版权声明书
用户编号:8133070117000003

1亿VIP精品文档

相关文档