【毕业设计】基于FPGA技术的数字存储示波器.docVIP

【毕业设计】基于FPGA技术的数字存储示波器.doc

  1. 1、本文档共52页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
毕业设计论文报告

毕业设计(毕业论文) 系 别: 电子与电气工程学院 专 业: 电子信息工程技术 班 级: 学 生 姓 名: 学 生 学 号: 设计(论文)题目: 基于FPGA技术的数字存储示波器设计 指 导 教 师: 设 计 地 点: 起 迄 日 期: 毕业设计(论文)任务书 专业 电子信息 班级 姓名 一、课题名称: 基于FPGA技术的数字存储示波器设计 二、主要技术指标: (1) 带宽:100MHz (2)垂直灵敏度:10mv—5v/div (3) 水平灵敏度:2.5ns—5s/div (4)输入阻抗:1MΩ (5)存储深度:4KB (6)显示:LED (7)通道:单通道 等 三、工作内容和要求:本设计的数据采集采用高速模/数转换器ADl674(A/D),直接用FPGA准确定时控制ADC的采样速率,实现整个频段的全速采样。数据的存储采用双口RAM(UT62-256)存储采样量化后的波形数据,同样用FPGA控制RAM的地址线。整个系统采用单通道的方式,信号进来首先经过前端的调理电路把信号电压调整到AD的输入电压范围之内,这里调节电路主要是由信号衰减电路和信号放大电路所组成。调节后的信号再送到AD变换电路里面完成信号的数字化。然后把AD转换后的数据送到FPGA中,并把数据保存到FPGA中的FIFO中,FPGA中的电路主要包括有FIFO、触发系统、峰值检测、时基电路等。 主要参考文献: [1]杨刚、龙海燕.现代电子技术一VHDL与数字系统设计[M].北京:电子工业出版社.2004. [2]侯伯亨、顾新.VHDL硬件描述语言与数字逻辑电路设计[M].西安:两安电子科技人学.1999. [3]潘松下、国栋帅.L实用教程[M].成都:成都电子科技大学出版社.2000. [4]潘松下、黄继业.EDA技术实用教程[M]北京:科学出版社.2002. [5]王振红.VHDL数字电路设计与应用实践教程[M].北京机械工业出版社.2003. 学 生(签名) 2010年 5月 7日 指 导

您可能关注的文档

文档评论(0)

DKman_81 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档