第二章Blackfin处理器及BF60x3r(电子科技大学)课件.ppt

第二章Blackfin处理器及BF60x3r(电子科技大学)课件.ppt

  1. 1、本文档共72页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第二章Blackfin处理器及BF60x3r(电子科技大学)课件

DMA_XCNT值是传送所需要的整个工作单元的DMA_CFG.MSIZE的数 对于一个完整的线性缓冲传输,DMA_XMOD由所选择的DMA_CFG.MSIZE确定。 为使能DMA通道,DMA_CFG.FLOW必须设置STOP模式。DMA_CFG.WNR必须配置成存储器读操作,DMA_CFG.PSIZE必须配置成不大于外设的DMA总线所支持的总线宽度。 * * * * * * * * 对比没有60的数据 这个表示如果在BF60x上进行上面的那些处理,节省了这么多开销,也就是说BF60x上用硬件来做,开销近似于0 * * * RCU: Reset Control Unit * 引导有两类 Master mode:DSP主动加载外部的存储器 Slave Mode:DSP接收外部主控器件发送的数据 The removable storage interface (RSI) controller is a fast, synchronous peripheral that uses various protocols to communicate with MMC, SD, and SDIO cards. The RSI is compatible with the following protocols. ? MMC (Multimedia Card) bus protocol ? SD (Secure Digital) bus protocol ? SDIO (Secure Digital Input Output) bus protocol * * CGU:clock generation unit * CGU:clock generation unit PLLClk: PLL clock,为所有时钟提供源 CCLK: core clock,CCLK0为Core 0时钟,CCLK1为Core 1时钟 SYSCLK: system clock,为系统总线及SCLK0和SCLK1提供时钟源 SCLK0为PVP和所有非SCLK1的外设提供时钟, SCLK1为SPORT、SPI、ACM(ADC control module)外设提供时钟 DCLK :LPDDR or DDR2 RAM Clock OCLK:Output clock * CGU_STAT寄存器 typedef enum { ADI_PWR_CLK_STAT_PLL_EN = BITM_CGU_STAT_PLLEN, /* The PLL Enable setting. */ ADI_PWR_CLK_STAT_PLL_BYPASS = BITM_CGU_STAT_PLLBP, /* The PLL Bypass setting. */ ADI_PWR_CLK_STAT_PLL_LOCKED = BITM_CGU_STAT_PLOCK, /* The PLL Lock setting. */ ADI_PWR_CLK_STAT_CLK_ALIGN = BITM_CGU_STAT_CLKSALGN, /* The Clock Alignment setting. */ ADI_PWR_CLK_STAT_CCLK0_BUFF_EN = BITM_CGU_STAT_CCBF0, /* The CCLK0 Buffer Status setting. */ #if defined (__ADSPBF609_FAMILY__) ADI_PWR_CLK_STAT_CCLK1_BUFF_EN = BITM_CGU_STAT_CCBF1, /* The CCLK1 Buffer Status setting. */ ADI_PWR_CLK_STAT_SCLK0_BUFF_EN = BITM_CGU_STAT_SCBF0, /* The SCLK0 Buffer Status setting. */ ADI_PWR_CLK_STAT_SCLK1_BUFF_EN = BITM_CGU_STAT_SCBF1, /* The SCLK1 Buffer Status setting. */ #endif ADI_PWR_CLK_STAT_DCLK_BUFF_EN = BITM_CGU_STAT_DCBF, /* The DCLK Buffer Status setting. */ ADI_PWR_CLK_STAT_OUTCLK_BUFF_EN = BITM_CGU_STAT_OCBF,

文档评论(0)

jiayou10 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

版权声明书
用户编号:8133070117000003

1亿VIP精品文档

相关文档