quarus调用modelsim.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
quarus调用modelsim

QUARTUS调用MODELSIM仿真 1.安装好Quartus及与之相对应的ModelSim-Altera软件。 2.打开Quaruts,找到Tools—Options, 在Options菜单中选择EDA Tools Options,在ModelSim—Altera一栏中设置安装路径,注意最后选择win32aloem文件夹。 3.打开需要仿真的工程。在工程—Settings下找到Simulation选项。 按图示设置好相应选项。 4.全编译工程。 完成后在Processing选项下选择Start Test Bench Template Write生成TestBench文件。TestBench模板存于工程目录下的simulation—modelsim文件夹中,后缀为.vt的文件。 5.打开生成的TestBench文件。添加必要的激励和复位信号。 6.继续在工程—Settings—Simulaion下设置TestBench路径。 在弹出的对话框中设置,第一栏为testbench文件名,第二栏为tentbench中模块名, 若用verilog编写代码,模板默认生成的模块名后缀为_vlg_tst,可以在此处设置仿真结束时间,最后添加testbench文件。 7.完成后在tools下选择EDA RTL Simulaion,即可调用Modelsim进行功能仿真。 8.Modelsim 自动对文件进行编译,最后生成仿真波形。

文档评论(0)

vshoulrengb3 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档